10783-数字系统设计与pld应用技术

10783-数字系统设计与pld应用技术

ID:21192730

大小:113.50 KB

页数:10页

时间:2018-10-20

10783-数字系统设计与pld应用技术_第1页
10783-数字系统设计与pld应用技术_第2页
10783-数字系统设计与pld应用技术_第3页
10783-数字系统设计与pld应用技术_第4页
10783-数字系统设计与pld应用技术_第5页
资源描述:

《10783-数字系统设计与pld应用技术》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、广西高等教育自学考试大纲课程名称:数字系统设计及PLD应用技术(2011年6月版)课程代码:10783广西高等教育自学考试大纲课程名称:数字系统设计及PLD应用技术课程代码:10783实践环节:10784Ⅰ.课程性质与设置目的和要求一、课程性质、地位和任务数字系统设计与PLD应用技术是高等教育自学考试电子信息工程专业(独立本科段)考试计划中的一门重要专业课。随着电子信息技术的迅猛发展,现代电子产品的设计技术发生了革命的变化,国外已广泛采用了电子设计自动化(EDA)技术。利用EDA技术,电子系统工程师可快速方便

2、地实现数字系统的集成。为了适应电子信息技术发展的潮流和国际竞争对人材的需要,在本科生中进行EDA技术的教学已成为当务之急。本课程的任务是:通过课堂教学和学生实际课程设计实验的锻炼,使学生掌握数字系统与PLD应用相关的基本知识,掌握现代数字系统的设计思想和方法,并具有动手设计简单电子系统的能力。让学生使用EDA技术,完成数字电路及系统的自动化设计。通过本课程的学习,要求学生能够掌握EDA工具软件的使用方法和硬件描述语言(VerilogHDL)的编程方法。掌握EDA工具软件的编辑、编译、综合、仿真、编程下载和硬件

3、验证等基本操作,掌握硬件描述语言的语法规则和描述方式,能用硬件描述语言完成数字电路常用组合逻辑和时序逻辑道路的设计,并初步具有数字系统的设计能力。二、本课程的基本要求1.熟悉EDA设计流程。2.熟悉EDA工具软件的使用方法,掌握EDA技术的原理图输入设计法,掌握用原理图输入法实现多层次系统电路的设计。3.熟悉VerilogHDL设计模块的基本结构,熟悉VerilogHDL的语言规则,熟悉用VerilogHDL实现各种类型数字电路及系统设计的方法。4.了解可编程逻辑器件的分类、结构及特性,了解可编程逻辑器件的编

4、程方法。5.熟悉EDA技术的应用,掌握数字电路常用组合逻辑和时序逻辑道路的设计,并初步具有数字系统的设计能力。通过本课程的学习,目的是使学生从功能电路设计转向系统设计,由传统的通用集成电路的应用转向可编程逻辑器件的应用,从硬件设计转向硬件软件高度渗透的设计,从而拓宽数字技术知识面和设计能力。课程的基本要求是掌握数字设计的基本方法,算法的设计方法,VHDL语言的基本概念、语法特征和应用,以及PLD的原理、组成及应用。三、本课程与相关课程的联系本课程的先修课程为电路分析基础、C语言程序设计、数字逻辑电路等信息与通

5、信类专业基础课。Ⅱ.课程内容与考核目标试卷中对不同能力层次的试题比例大致是:“识记”为10%、“理解”为30%、“应用”为60%。第一章EDA技术概述一、课程内容10广西高等教育自学考试大纲课程名称:数字系统设计及PLD应用技术(2011年6月版)课程代码:107831、EDA技术及其发展2、Top-down设计3、数字设计的流程4、常用的EDA软件工具5、EDA技术的发展趋势二、学习目的与要求本章介绍的是EDA技术的发展,要求掌握数字设计的流程及常用EDA软件工具。三、考核知识点与考核要求1、EDA技术及其

6、发展,要求达到“识记”层次。2、Top-down设计,要求达到“识记”层次。3、数字设计的流程,要求达到“理解”层次。4、常用的EDA软件工具,要求达到“识记”层次。5、EDA技术的发展趋势,要求达到“识记”层次。第二章FPGA/CPLD器件一、课程内容1、PLD器件概述2、PLD的基本原理与结构3、CPLD的原理与结构4、FPGA/CPLD的编程与配置5、FPGA/CPLD器件概述6、FPGA/CPLD的发展趋势二、学习目的与要求本章介绍的是PLD器件的概述,要求掌握PLD的原理与结构。三、考核知识点与考核

7、要求1、PLD器件概述,要求达到“识记”层次。2、PLD的基本原理与结构,要求达到“识记”层次。3、低密度PLD的原理与结构,要求达到“识记”层次。10广西高等教育自学考试大纲课程名称:数字系统设计及PLD应用技术(2011年6月版)课程代码:107834、CPLD的原理与结构,要求达到“理解”层次。5、FPGA的原理与结构,要求达到“识记”层次。6、FPGA/CPLD的编程元件,要求达到“识记”层次。7、边界扫描测试技术,要求达到“识记”层次。8、FPGA/CPLD的编程与配置,要求达到“识记”层次。9、F

8、PGA/CPLD器件概述,要求达到“识记”层次。10、FPGA/CPLD的发展趋势,要求达到“识记”层次。第三章QuartusII集成开发工具一、课程内容1、基于QuartusII进行EDA设计开发的流程2、QuartusII原理图设计3、QuartusII的时序分析4、编译和仿真5、计数器74161设计举例二、学习目的与要求基于QuartusII进行EDA设计开发的流程以及QuartusII原理图

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。