浮点数运算和加法器

浮点数运算和加法器

ID:21066772

大小:1.24 MB

页数:78页

时间:2018-10-17

浮点数运算和加法器_第1页
浮点数运算和加法器_第2页
浮点数运算和加法器_第3页
浮点数运算和加法器_第4页
浮点数运算和加法器_第5页
资源描述:

《浮点数运算和加法器》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、本节目标本节主要学习以下内容:加法器与进位链ALU的组成浮点数的加减法运算法则浮点数的乘除法运算法则理解浮点数乘、除法的基本运算方法,了解算术逻辑运算单元ALU和加法器与进位链电路的基本组成3.4加法器和ALU3.4.1加法器与进位链电路1.加法器计算机中最基本的运算部件是加法器,通常,加法器和其他必要的逻辑电路组合在一起,可以在计算机中进行一些基本运算。(1)全加器基本的加法单元称为全加器。它要求三个输入量:操作数Ai和Bi、低位传来的进位Ci-1,并产生两个输出量:本位和Si、向高位的进位Ci。3.4加法器和ALU一位全加器真值表Si=A

2、i⊕Bi⊕Ci-1Ci=AiBi+(Ai⊕Bi)Ci-13.4加法器和ALU3.4加法器和ALU(2)串行加法器和并行加法器加法器可分为串行加法器和并行加法器。在串行加法器中,只有一个全加器,数据逐位串行送入加法器进行运算,如果操作数长n位,加法就要分n次进行,串行加法器具有器件少、成本低的优点,但运算速度太慢。并行加法器由多个全加器组成,其位数的多少取决于机器的字长,数据的各位同时运算。但存在一个加法的最长运算时间问题。这是因为虽然操作数的各位是同时提供的,但低位运算所产生的进位会影响高位的运算结果。3.4加法器和ALU2.进位链电路并行加

3、法器中的每一个全加器都有一个从低位送来的进位和一个传送给较高位的进位。我们将各位之间传递进位信号的逻辑线路连接起来构成的进位网络称为进位链。由全加器的逻辑表达式可知:Si=Ai⊕Bi⊕Ci-1Ci=AiBi+(Ai⊕Bi)Ci-1PiGi3.4加法器和ALU(1)串行进位链电路把n个全加器串接起来,就可以进行两个n位数的相加。这种加法器称为串行进位的并行加法器。串行进位又称行波进位,每一级进位直接依赖于前一级的进位,即进位信号是逐级形成的。3.4加法器和ALU(2)并行进位链电路把n个全加器串接起来,就可以进行两个n位数的相加。这种加法器称为

4、串行进位的并行加法器。串行进位又称行波进位,每一级进位直接依赖于前一级的进位,即进位信号是逐级形成的。并行进位链是指并行加法器中的进位信号是同时产生的,又称先行进位、同时进位、跳跃进位等,其特点是各级进位信号同时形成。单级先行进位方式C0=G0+P0C-1C1=G1+P1C0=G1+P1G0+P1P0C-1C2=G2+P2C1=G2+P2G1+P2P1G0+P2P1P0C-1C3=G3+P3C2=G3+P3G2+P3P2G1+P3P2P1G0+P3P2P1P0C-13.4加法器和ALUC4=G4+P4C3C5=G5+P5C4=G5+P5G4+

5、P5P4C3C6=G6+P6C5=G6+P6G5+P6P5G4+P6P5P4C3C7=G7+P7C6=G7+P7G6+P7P6G5+P7P6P5G4+P7P6P5P4C3C8=G8+P8C7C9=G9+P9C8=G9+P9G8+P9P8C7C10=G10+P10C9=G10+P10G9+P10P9G8+P10P9P8C7C11=G11+P11C10=G11+P11G10+P11P10G9+P11P10P9G8+P11P10P9P8C73.4加法器和ALUC8=G8+P8C7C9=G9+P9C8=G9+P9G8+P9P8C7C10=G10+P1

6、0C9=G10+P10G9+P10P9G8+P10P9P8C7C11=G11+P11C10=G11+P11G10+P11P10G9+P11P10P9G8+P11P10P9P8C73.4加法器和ALU单级先行进位这种进位方式就是将n位全加器分成若干个小组,小组内的进位同时产生,实行并行进位,小组与小组之间采用串行进位,这种进位又称为组内并行、组间串行。以16位加法器为例,可分为4组,每组4位。第1组组内的进位逻辑函数C0、C1、C2、、C3的表达式与前述相同,C0-C3信号是同时产生的,实现上述进位逻辑函数的电路称之为四位先行进位电路CLA(C

7、arryLookAhead),其延迟时间是2ty。3.4加法器与ALU3.4加法器和ALU多级先行进位下面以16位的加法器为例,分析两级先行进位加法器的设计方法。3.4加法器和ALU3.4.2ALU电路为了实现算术/逻辑多功能运算,则必须对全加器(FA)的功能进行扩展,具体方法是:先不将输入Ai、Bi和下一位的进位数Ci直接进行全加,而是将Ai和Bi先组合成由控制参数S0、S1、S2、S3控制的组合函数Xi、Yi,如图3-16所示,然后再将Xi、Yi和下一位进位数通过全加器进行全加。这样,不同的控制参数可以得到不同的组合函数,因而能够实现多种

8、算术运算和逻辑运算。3.4加法器和ALU1ALU电路3.4加法器和ALU1ALU电路3.4加法器和ALU3.5浮点数的运算方法3.5.1浮点加减运算设两浮点数X,Y

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。