实验十三 触发器及其应用

实验十三 触发器及其应用

ID:20984008

大小:1.11 MB

页数:5页

时间:2018-10-18

实验十三  触发器及其应用_第1页
实验十三  触发器及其应用_第2页
实验十三  触发器及其应用_第3页
实验十三  触发器及其应用_第4页
实验十三  触发器及其应用_第5页
资源描述:

《实验十三 触发器及其应用》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字电路实验十三触发器及其应用一、实验目的1.掌握基本RS、JK、T和D触发器的逻辑功能。2.掌握集成触发器的功能和使用方法。3.熟悉触发器之间相互转换的方法。二、实验原理触发器是能够存储1位二进制码的逻辑电路,它有两个互补输出端,其输出状态不仅与输入有关,而且还与原先的输出状态有关。触发器有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存储器件,是构成各种时序电路的最基本逻辑单元。1.基本RS触发器图13-1为由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。基本RS

2、触发器具有置“0”、置“1”和保持三种功能。通常称为置“1”端,因为=0时触发器被置“1”;为置“0”端,因为=0时触发器被置“0”。当==1时状态保持,当==0时为不定状态,应当避免这种状态。基本RS触发器也可以用两个“或非门”组成,此时为高电平有效。图13-1二与非门组成的基本RS触发器(a)逻辑图(b)逻辑符号基本RS触发器的逻辑符号见图13-1(b),二输入端的边框外侧都画有小圆圈,这是因为置1与置0都是低电平有效。2、JK触发器在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器。引脚逻辑图

3、如图13-2所示。JK触发器的状态方程为:——53——数字电路图13-2JK触发器的引脚逻辑图其中,J和K是数据输入端,是触发器状态更新的依据,若J、K有两个或两个以上输入端时,组成“与”的关系。和为两个互补输入端。通常把=0、=1的状态定为触发器“0”状态;而把=1,=0定为“1”状态。JK触发器常被用作缓冲存储器,移位寄存器和计数器。CC4027是CMOS双JK触发器,其功能与74LS112相同,但采用上升沿触发,R、S端为高电平有效。3、T触发器在JK触发器的状态方程中,令J=K=T则变换为:这就是T触发器的特性方程。由上式有:当T=1时,当T=0时,即当T=1时,为计数状态;当T=0时

4、,为保持状态。4、D触发器在输入信号为单端的情况下,D触发器用起来更为方便,其状态方程为:其输出状态的更新发生在CP脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D端的状态,D触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。有很多型号可供各种用途的需要而选用。如双D(74LS74,CC4013),四D(74LS175,CC4042),六D(74LS174,CC14174),八D(74LS374)等。图13-3为双D(74LS74)的引脚排列图。——53——数字电路图13-374LS74的引脚排列图5、触发器之间的相互转换在集成触发器的产品中,每

5、一种触发器都有自己固定的逻辑功能。但是可以利用转换的方法获得具有其它功能的触发器。例如将JK触发器的J、K两端接在一起,并认它为T端,就得到所需的T触发器。JK触发器也可以转换成为D触发器,如图13-4所示。图13-4JK触发器转换成为D触发器三、实验设备与器材1、数字逻辑电路实验箱。2、数字逻辑电路实验箱扩展板。3、双踪示波器,数字万用表。4、芯片74LS00、74LS04、74LS10、74LS74(或CC4013)、74LS112(或CC4027)。四、实验内容及实验步骤1、测试基本RS触发器的逻辑功能按图13-1,用两个与非门组成基本RS触发器,输入端、接逻辑电平输出插孔(拨位开关输出

6、端),输出端和接逻辑电平显示输入插孔(发光二极管输入端),测试它的逻辑功能并画出真值表将实验结果填入表内。将两个与非门换成两个或非门,要求同上,测试它的逻辑功能并画出真值表将实验结果填入表内。2、测试JK触发器74LS112的逻辑功能——53——数字电路(1)测试JK触发器的复位、置位功能任取一个JK触发器,、、J、K端接逻辑电平输出插孔,CP接单次脉冲源,输出端和接逻辑电平显示输入插孔。要求改变、(J、K和CP处于任意状态),并在=0(=1)或=0(=1)作用期间任意改变J、K和CP的状态,观察和的状态,自拟表格并记录之。(2)测试JK触发器的逻辑功能不断改变J、K和CP的状态,观察和的状态

7、变化,观察触发器状态更新是否发生在CP的下降沿,记录之。(3)将JK触发器的J、K端连在一起,构成T触发器在CP端输入1Hz连续脉冲,观察端的变化,用双踪示波器观察CP、和的波形,注意相位关系,描绘之。(4)JK触发器转换成D触发器按图13-4连线,方法与步骤同上,测试D触发器的逻辑功能并画出真值表将实验结果填入表内。2、RS基本触发器的应用举例图13-5去抖动电路图上图是由基本RS触发器构成的去

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。