欢迎来到天天文库
浏览记录
ID:20292785
大小:357.00 KB
页数:7页
时间:2018-10-12
《数字电子技术-学习指南》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、数字电子技术-学习指南一、单项选择题1.(195)H表示()。(a)二进制数(b)十进制数(c)八进制数(d)十六进制数2.在TTL门电路中,能实现“线与”的门电路是()(a)与非门(b)集电极开路门(c)或非门(d)或非门3.用不同数制的数字来表示2007,位数最少的是。(a)十六进制数(b)十进制数(c)八进制数(d)二进制数4.十进制数36转换为十六进制数,结果为。(a)26(b)24(c)22(d)205.8421BCD码10000111表示的十进制数是。(a)131(b)103(c)87(d)136.A/D转换输出的二进制代码位数越多,其转换精度()
2、(a)越高(b)越低(c)不变(d)无法确定7.下列逻辑表示式正确的是()(a)(b)(c)(d)8.下列电路中,属于时序逻辑电路的是().(a)数据选择器(b)编码器(c)计数器(d)译码器9.由8位寄存器组成的扭环移位寄存器可以构成进制计数器。(a)4(b)8(c)16(d)无法确定10.555集成定时器构成的单稳态触发器,其暂态时间tW≈________。(a)0.7RC(b)RC(c)1.1RC(d)1.4RC11.十进制数24转换为二进制数,结果为。(a)10100(b)10010(c)01100(d)1100012.()D,。(a)275(b)62
3、9(c)2750(d)220013.三态门的第三态是。(a)低电平(b)高电平(c)高阻(d)任意电平14.具有8个触发器的二进制异步计数器最多可能有种状态。(a)8(b)128(c)256(d)51215.“或非”逻辑运算结果为“0”的条件是该或项的变量。(a)全部输入“0”(b)全部输入“1”(c)任一个输入“0”(d)任一个输入“1”16.当TTL门电路输入端对地接电阻R=10k时,相当于此端。(a)接逻辑“1”(b)接逻辑“0”(c)接0.4V电压(d)逻辑不定17.若干个三态逻辑门的输出端连接在一起,能实现的逻辑功能是。(a)线与(b)无法确定(c)
4、数据驱动(d)分时传送数据18.一个3输入表决电路,只有3个输入都为0,输出才为1,则该电路的逻辑关系是。(a)与(b)或(c)或非(d)与非19.如要将一个最大幅度为5.1V的模拟信号转换为数字信号,要求输入每变化20mV,输出信号的最低位(LSB)发生变化,应选用位ADC。(a)6(b)8(c)10(d)1220.要获得32K×8RAM,需用用4K×4的RAM片。21.195表示。(a)二进制数(b)十进制数(c)八进制数(d)十六进制数22.十进制数24转换为二进制数,结果为。(a)10100(b)11000(c)01100(d)1001023.十进制数
5、89对应的8421BCD码为。(a)00100100(b)00011000(c)10001001(d)0010100024.十进制数36转换为十六进制数,结果为。(a)26(b)24(c)22(d)2025.若将一个正弦波电压信号转换成同频率的矩形波,应采用。(a)计数器(b)多谐振荡器(c)单稳态触发器(d)施密特触发器26.A/D转换输出的二进制代码位数越多,其转换精度。(a)越高(b)越低(c)不变(d)无法确定27.三态门的第三态是()。(a)低电平(b)高电平(c)高阻(d)以上都不是28.“或非”逻辑运算结果为“0”的条件是该或项的变量()。(a)
6、全部输入“0”(b)全部输入“1”(c)任一个输入“0”(d)任一个输入“1”29.两个开关控制一盏灯,用A和B为1表示相应开关为闭合状态,如果只有两个开关都闭合时灯才不亮,则该电路的逻辑关系为()。(a)同或(b)或非(c)异或(d)与非30.如果,那么,=()。(a)(b)(c)(d)二、填空1.数制转换()D。2.已知逻辑函数的反函数,则该函数。3.TTL与非门的开门电阻为。4.D触发器的的特征方程为。5.已知逻辑函数,该函数的最小项表达式为。6.一片8位DAC的最小输出电压增量为0.02V,当输入为11001011时,输出电压UO为__________
7、。7.组合电路的基本单元是,时序电路的基本单元是。8.输出仅与电路的时序电路称为Moore型电路。9.要扩展成8K´8RAM,需用用512´4的RAM片。10.所谓组合逻辑电路是指:在任何时刻,逻辑电路的输出状态只取决于电路各的组合,而与电路无关。11.最基本的三种逻辑运算是、和。12.7的8421BCD码是。13.D触发器的的特征方程为。14.在两个开关A和B控制一个电灯L的电路中,当两个开关都断开时灯亮,则实现的逻辑函数式为。15.CMOS逻辑电路中,若VDD=10V,则输出低电平UOL为,输出高电平UOH为。16.一片8位DAC的最小输出电压增量为0.0
8、2V,当输入为11001011时,输出
此文档下载收益归作者所有