数字抢答器 数字电路设计new

数字抢答器 数字电路设计new

ID:19702076

大小:208.53 KB

页数:15页

时间:2018-10-05

数字抢答器  数字电路设计new_第1页
数字抢答器  数字电路设计new_第2页
数字抢答器  数字电路设计new_第3页
数字抢答器  数字电路设计new_第4页
数字抢答器  数字电路设计new_第5页
资源描述:

《数字抢答器 数字电路设计new》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数字电路课程设计一、设计任务和要求:1.抢答器同时供4名选手或4个代表队比赛,分别用4个按钮D1~D4表示。2.设置一个系统清除和抢答控制开关S,该开关由主持人控制。3.抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示,选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。4.抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如50秒)。当主持人启动"开始"键后,定时器进行计时(0~50)。5.参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将

2、系统清除为止。6.如果定时时间已到,无人抢答,本次抢答无效,禁止抢答,定时显示器上显示50,显示抢答人组号的数码管此时显示无用字符。7.在主持人未启动“开始”键前,如有抢答者则其对应的红灯亮,同时数码管显示其号码;如果有两个或两个以上的人违规,则他们对应的红灯都亮。二、总体方案选择: 如图所示为总体方框图。其工作原理为:接通电源后,主持人开关开始时接地处于禁止状态,编号显示器显示7,定时器显示时间(00);此时,若有人抢答,为违规抢答,LED显示器显示其编号,并红灯警告.定时器显示不变;主持人将开关置“开始"端,宣布"开始",抢答器工作,同时定时器计时,选

3、手在定时时间内抢答时,抢答器完成:优先判断,编号锁存,编号显示。若在50秒内无人抢答,50秒到后抢答器自动锁定,计数器停止计数,抢答无效。如果再次抢答必须由主持人再次操作"清除"和"开始"状态开关。数字抢答器框图:优先编码器译码显示译码电路锁存器抢答按钮报警电路控制电路主持人开关定时电路秒脉冲产生电路译码显示译码电路三,单元电路设计所用器材:芯片数量芯片数量555一片74LS161两片74LS75一片74LS148一片74LS48三片74LS00一片七段显示管三个发光二极管4个电容两个电阻6个74LS20一片面包板一块导线若干(1)抢答器电路该电路完成两个

4、功能:一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号;二是禁止其他选手按键,操作无效。工作过程:开关S开始接地,锁存器输出端Q1、Q2、Q3、Q4均为0,且开始时4个选手开关均接地。在主持人开关未与“开始“端相接前如有选手拨动开关则红灯亮同时数码管显示其号码。当主持人开关与“开始”端接通后,计时器开始计时,此刻选手拨动开关,显示器显示其号码,且锁存器此时锁定,其余输入均无效。表1--1 74LS148的功能真值表锁存器输入锁存器输出D1D2D3D4~Q1~Q2~Q3~Q410000111010010110010110100011

5、110编码器输入编码器输出Yn0Yn1Yn2Yn3Yn4Yn5Yn6Yn7Y2Y1Y011111101001111110110101111011101111101111100译码器输入译码器输出A3A2A1A0Y00011001020011301004抢答电路的电路图如下:(2)定时电路由节目主持人根据抢答题的难易程度,设定一次抢答的时间,通过预置时间电路对计数器进行预置,计数器的时钟脉冲由秒脉冲电路提供。可预置时间的电路选用十进制同步加减计数器74LS161进行设计,电路图如下:(3)脉冲发生电路:该电路是由555定时器构成的多谐振荡器,使其产生需要的方

6、波作为计数器的CP脉冲,由于电路对脉冲的精确度要求不是很高而晶体振荡需要分频,所以采用555定时器构成的多频振荡器,电路图如下:       .(4)时序控制电路:时序控制电路是抢答器设计的关键,它要完成以下三项功能:①主持人将控制开关拨到"开始"位置时,抢答电路和定时电路进人正常抢答工作状态。②当参赛选手按动抢答键正常抢答时,抢答电路和定时电路停止工作。③当设定的抢答时间到,无人抢答时,同时抢答电路和定时电路停止。四.总体电路图:五.波形图1.计时电路低位片4个输出的波形图:CPQ1Q2Q3Q42.计时电路高位片的4个输出波形图CPQ2Q3Q4Q1六、遇

7、到的问题及解决方案:1.实验前应先设计电路图,包括各部分的电路图和总体电路图,并反复检查,反复分析实现的可能性,预计实验中可能出现的问题即可能的解决方法,最好在实际连电路前仿真。2.理论指导实践,但是,理论中有不少纯理想化的成分,在实验中应考虑实践中各部分合理论的差距,差别。在实际中,电阻,电容,的真实值不会那样准确。各器件的输入端在理论中悬空是表示接高电平,但是实际的逻辑器件如果输入端本该接高电平而没接,可能会导致元件的工作不稳定。3.在实际联电路时,会出现接触不好等情况。这是由于面包板的质量和连线时线头裸露部分没有完好的接触面包板的铜片造成的。这时只能

8、用万用表测量各个接头的电压来判断是否是接触不好。4.应该注意发光二

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。