信号与信息处理综合实验fpga实验三报告-fftnew

信号与信息处理综合实验fpga实验三报告-fftnew

ID:18556411

大小:2.05 MB

页数:24页

时间:2018-09-18

信号与信息处理综合实验fpga实验三报告-fftnew_第1页
信号与信息处理综合实验fpga实验三报告-fftnew_第2页
信号与信息处理综合实验fpga实验三报告-fftnew_第3页
信号与信息处理综合实验fpga实验三报告-fftnew_第4页
信号与信息处理综合实验fpga实验三报告-fftnew_第5页
资源描述:

《信号与信息处理综合实验fpga实验三报告-fftnew》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、信息与通信工程学院信号与信息处理综合实验报告(FPGA部分)班级:姓名:学号:序号:实验三用FPGA实现快速傅里叶变换一、实验目的(1)掌握XilinxISE中IPCore的使用方法;(2)初步掌握Xilinx公司的FFTIPCore的使用方法;(3)比较DSP和FPGA实现FFT的异同。二、实验内容(1)按实验指导书所给出的步骤,用XilinxIPCore实现256点的FFT并进行仿真和测试。(2)将所给出的例子改写为512点的IFFT并进行仿真和测试。三、实验过程说明1、XilinxFFTIPcore使用说明在Xilinx公司的IPCore中,提供两不同的架

2、构:BurstI/O架构和StreamingI/O流水线架构。所谓的BurstI/O是指数据的输入和输出都是突发的,即输入输出是一段一段的而不是连续的;所谓的StreamingI/O流水线架构则是指输入数据和输出数据都是以一定的频率连续不断地进行的。BurstI/O架构下,采用的是时间抽取(DIT)方法,而在StreamingI/O流水线架构下采用的是频率抽取(DIF)方法。当采用基4分解时,N点FFT共需log4(N)级,每一级包含N/4个基4的蝶形图,如果点数N不是4的幂次,则还需要另外一个基2的级。如果采用基2的分解,则共有log2(N)级,每一级包含N/

3、2个基2蝶形。IFFT通过将对应的FFT的相位因子取共轭实现。本实验以StreamingI/O流水线架构为例学习XilinxFFTIPcore的使用方法。StreamingI/O流水线架构示意图如下图所示。这种架构将多个基2的蝶形处理单元排成流水线形式以提供连续的数据处理,每个处理单元有它自己的存储单元用于存储输入和中间数据。数据数据可以连续输入到流水线的前级,经过一段计算时延,从输出端连续输出一个数据块的数据。当然,这种架构也允许在数据块之间添加一段时间的间隔。在scaledfixed-point模式下,数据在每进行一对基2级之后都会进行一次移位,移位次数可以

4、事先根据输入数据范围确定。除了这种模式外,IPcore还提供一种块浮点模式用于改善性能。输出数据可以以比特逆序输出,也可以自然序输出,当采用自然序输出时,需要用到额外的存储资源。与streamingI/O架构不同,BurstI/O以一组蝶形计算单元完成所有运算,其中基4的BurstI/O架构示意图如下图所示。在这种架构下,输入数据分为4块存储到RAM中,每计算一次蝶形运算,计算结果仍然存储到这4块RAM中,直至最后输出。在这种架构下,数据不能连续输入,整个IPcore的工作状态分为数据输入、处理和输出等不同的状态。显然,这种架构占用资源量明显少于Streamin

5、gI/O结构,但是处理数据的吞吐量有限。在不同的配置下,IPcore对外的接口有一些差别,下面仅对在本实验中将要用到的部分端口的功能做以下说明:端口名位宽方向描述Xn_re可配输入输入数据实部,与xn_index对应Xn_im可配输入输入数据虚部start1输入启动控制信号,拉高则FFT开始加载数据,可一直置高,此时由IPcore的状态控制加载Fwd_inv1输入1表示FFT,0表示IFFTScale_sch在不同模式下位宽不同,在StreamingI/O模式下,输入各级移位次数Sclr1输入同步复位信号Clk1输入工作时钟Xk_re可配,scaled模式下同X

6、n_re输入输入数据实部,与xn_index对应Xk_im同上输入输入数据虚部Xn_index与点数有关输出Xn所对应的序号Xk_index与点数有关输出Xk所对应的序号RFD1输出加载数据阶段为高Dv1输出输出数据时为高1、实验步骤(1)新建工程;(2)新建FFTIPcore。命名为fft256,在IP列表中选择Digitalsignalprocessing->transforms->FFTs,选择7.1版本,点击Next,然后点击finish;(3)在按以下截图下设置参数,然后点击Next(1)在第2个页面上按下图设置,其含义分别为:定点格式;输入数据位宽1

7、6比特,相位因子16比特、Scaling选项选择scaled,截取模式选择truncation、添加同步复位sclr控制管脚、输出自然顺序,输入数据时序3clockcycleoffset选项。点击Next,进入第3页面(1)第3页面上,选择NumberofStagesusingblockram为3,点击Generate生成IPcore。(2)新建blockRAMIPcore,取名为input_rom_I;(3)在第2页面上选择单口ROM,其他选项保持不变;(4)第3页面设置如下图,注意选择useENApin选项;(9)第4页面上,选择下图中所示的两个寄存器选项;

8、(10)选择压缩包中的i

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。