欢迎来到天天文库
浏览记录
ID:18392750
大小:90.69 KB
页数:7页
时间:2018-09-17
《数字电子技术基础试卷 (4)》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、数字电子技术基础试卷(本科)及参考答案试卷四及其参考答案试卷四一、选择,填空题(16分)1.卡诺图如图1-1所示,电路描述的逻辑表达式F=。A.B.C.BC+AD+BDD.图1-12.在下列逻辑部件中,不属于组合逻辑部件的是。A.译码器B.编码器C.全加器D.寄存器3.八路数据选择器,其地址输入端(选择控制端)有个。A.8个B.2个C.3个D.4个4.为将D触发器转换为T触发器,图9.4.2所示电路的虚线框内应是。A.或非门B.与非门C.异或门D.同或门图1-25.一位十进制计数器至少需要个触发器。A.3B.
2、4C.5D.106.有一A/D转换器,其输入和输出有理想的线性关系。当分别输入0V和5V电压时,输出的数字量为00H和FFH,可求得当输入2V电压时,电路输出的数字量为A.80HB.67HC.66HD.5FH7.容量是512K×8的存储器共有A.512根地址线,8根数据线B.19根地址线,8根数据线C.17根地址线,8根数据线D.8根地址线,19根数据线。8.在双积分A/D转换器中,输入电压在取样时间T1内的平均值VI与参考电压VREF应满足的条件是________。A.
3、VI
4、³
5、VREF
6、B.
7、VI
8、£
9、
10、VREF
11、C.
12、VI
13、=
14、VREF
15、D.无任何要求二、(12分)电路及其输入信号A.B.C的波形分别如图2所示。试画出各的输出波形。(设触发器初态为0)图2三、(12分)由可编程逻辑阵列构成的组合逻辑电路如图3所示。1.写出L1、L2的逻辑函数表达式;2.列出输入输出的真值表;3.说明电路的逻辑功能。图3四、(12分)某组合逻辑电路的输入、输出信号的波形如图4所示。1.写出电路的逻辑函数表达式;2.用卡诺图化简逻辑函数;3.用8选1数据选择器74HC151实现该逻辑函数。图4五、(16分)分析如图5a所示时序
16、逻辑电路。(设触发器的初态均为0)1.写出驱动方程、输出方程;2.列出状态表;3.对应图b所示输入波形,画出Q0、Q1及输出Z的波形。(a)(b)图5六、(16分)试用负边沿D触发器设计一同步时序逻辑电路,其状态图如图6所示。1.列出状态表;2.写出激励方程和输出方程;3.画出逻辑电路。图6七、(16分)波形产生电路如图7所示。1.试问555定时器组成的是什么功能电路?计算vo1输出信号的周期和占空比;2.试问74LVC161组成的是什么功能电路?列出其状态表;3.画出输出电压vo的波形,并标出波形图上各点的
17、电压值。4.计算vo周期。图7试卷四参考答案一、1.D2.D3.C4.D5.B6.C7.B8.B二、分析电路可画出各逻辑电路的输出波形如图A2所示。图A2三、1.L2=AB+BC+AC2.电路的真值表如表A3所示。表A3ABCL1L200000101001110010111011100101001100101113.为1位全加器。A、B分别为加数和被加数,C为低位进位信号。L1为本位和,L3为向高位的进位。四、1.2.用卡诺图化简得3.逻辑图如图A4所示。图A4五、1.驱动方程:,输出方程:2.状态表如表A5
18、所示。表A5X=0X=10000/001/00111/001/01000/010/11111/110/13.Q0、Q1及Z的波形如图A5所示。图A5六、1.状态表如表A6所示。表A6X=0X=10000/101/10110/111/11000/101/01110/111/12.激励方程输出方程3.逻辑图略七、1.555定时器组成多谐振荡器υO1的周期为:T=0.7占空比为:2.74LVC161组成四进制计数器,其状态表入如表A7所示。表A7110011011110111111011110111111003.υ
19、O1、υO的波形如图A7所示。图A74.υO的周期T=4T1=4ms。
此文档下载收益归作者所有