数字逻辑设计实验六、七——数据选择器及其应用及加法器与数值比较器答案new

数字逻辑设计实验六、七——数据选择器及其应用及加法器与数值比较器答案new

ID:17480132

大小:233.00 KB

页数:8页

时间:2018-09-02

数字逻辑设计实验六、七——数据选择器及其应用及加法器与数值比较器答案new_第1页
数字逻辑设计实验六、七——数据选择器及其应用及加法器与数值比较器答案new_第2页
数字逻辑设计实验六、七——数据选择器及其应用及加法器与数值比较器答案new_第3页
数字逻辑设计实验六、七——数据选择器及其应用及加法器与数值比较器答案new_第4页
数字逻辑设计实验六、七——数据选择器及其应用及加法器与数值比较器答案new_第5页
资源描述:

《数字逻辑设计实验六、七——数据选择器及其应用及加法器与数值比较器答案new》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、浙江大学城市学院实验报告课程名称数字逻辑设计实验实验项目名称实验六数据选择器及其应用实验项目名称数字逻辑设计实验六、七——数据选择器及其应用及加法器与数值比较器答案学生姓名专业班级学号实验成绩指导老师(签名)日期一、实验目的1.掌握数据选择器的逻辑功能和使用方法。2.学习用数据选择器构成组合逻辑电路的方法。3、掌握全加器的工作原理。4、掌握数值比较器的工作原理。二、实验内容及实验步骤1.测试74LS151的逻辑功能(1)设计原理图(工程用学号命名)(2)仿真,若CBA组合成总线显示时,需要注意高低位。手动设置数据端的信号。模拟验证,波

2、形图用学号命名。(3)填表GNCBAD0D1D2D3D4D5D6D7验证Y10000000000000000000000001001010010011011100100101101110110111111任意0101010101010101001010101010101012、用74LS151实现逻辑函数。(1)电路图如下:(2)仿真,模拟验证,若组合成总线显示时,需要注意高低位(3)配置管脚,下载到FPGA(4)接逻辑电平输出(拨位开关),记录测试结果。A01010101B00110011C00001111Y101010013、用门

3、电路组成一个一位全加器,连线并验证其逻辑功能,自拟真值表,并将实验结果填入表中与逻辑表达式加以比较。(1)设计原理图(2)仿真,模拟验证,(3)AiBiCi-1SiCi00000001100101001101100101010111001111114,验证74LS85的逻辑功能。(1)设计原理图(2)仿真,模拟验证,需要注意高低位实现三组数据对比:A1=1010B1=1001A2=0111B2=0111A3=0101B3=0110(2)上述实验,验证74LS85的逻辑功能。A0123B0123A(LEG)BIA(LEG)BO10101

4、0010001000111011101001001010110000001三讨论写出一段有关译码器,数据选择器实现表达式的体会。数据选择器是指经过选择,把多个通道的数据传送到唯一的公共数据通道上去,相当于一个多个输入的单刀多阀开关。译码是编码的逆过程,功能是将具有特定含义的二进制码进行辨别,并转换成控制信号,具有译码功能的逻辑电路,且在数字系统中有广泛的应用,不仅用于代码的转换、终端的数字显示,还用于数据分配,存储器寻址和组合控制信号等。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。