fpga流水线个人总结

fpga流水线个人总结

ID:16648280

大小:415.00 KB

页数:9页

时间:2018-08-23

fpga流水线个人总结_第1页
fpga流水线个人总结_第2页
fpga流水线个人总结_第3页
fpga流水线个人总结_第4页
fpga流水线个人总结_第5页
资源描述:

《fpga流水线个人总结》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、FPGA流水线概括之前一篇博文(流水线加法器设计(Verilog))介绍了2级流水线4位全加器,本来目的是和之前不运用流水线的加法器延时进行比较,不过结果程序写得不太好,也被codeman大侠指出了错误的地方,于是尝试一下从新改写,于是有了这篇博文。  流水线设计是用于提高所设计系统运行速度的一种有效的方法。为了保障数据的快速传输,必须使系统运行在尽可能高的频率上,但如果某些复杂逻辑功能的完成需要较长的延时,就会使系统很难运行在高的频率上,在这种情况下,可使用流水线技术,即在长延时的逻辑功能快中插入触发器,使复杂的逻辑操作分步完成,减

2、少每个部分的处理延时,从而使系统的运行频率得以提高。流水线设计的代价是增加了寄存器逻辑,即增加了芯片资源的耗用。流水线操作概念示意图  流水线设计的概念:  所谓流水线设计实际上就是把规模较大、层次较多的组合逻辑电路分为几个级,在每一级插入寄存器组暂存中间数据。K级的流水线就是从组合逻辑的输入到输出恰好有K个寄存器组(分为K级,每一级都有一个寄存器组)上一级的输出是下一级的输入而又无反馈的电路。otherstaffoftheCentre.Duringthewar,ZhuwastransferredbacktoJiangxi,andDi

3、rectorofthenewOfficeinJingdezhen,JiangxiCommitteeSecretary.Startingin1939servedasrecorderoftheWestNorthOrganization,SecretaryoftheSpecialCommitteeAfterthevictoryofthelongMarch,hehasbeentheNorthwestOfficeoftheFederationofStateenterprisesMinister,ShenmufuguSARmissions,Dir

4、ectorofNingxiaCountypartyCommitteeSecretaryandrecorderoftheCountypartyCommitteeSecretary,Ministersand组合逻辑设计转化为流水线设计  上图表示如何将把组合逻辑设计转换为相同组合逻辑功能的流水线设计。  组合逻辑设计:  这个组合逻辑包括两级。·  第一级的延迟是T1和T3两个延迟中的最大值;·  第二级的延迟等于T2的延迟。  为了通过这个组合逻辑得到稳定的计算结果输出,需要等待的传播延迟为:[max(T1,T3)+T2]  流水线: 

5、 在从输入到输出的每一级插入寄存器后,流水线设计的第一级寄存器所具有的总的延迟为T1与T3时延中的最大值加上寄存器的Tco(触发时间)。同样,第二级寄存器延迟为T2的时延加上Tco。采用流水线设计为取得稳定的输出总体计算周期为:max(max(T1,T3)+Tco,(T2+Tco))otherstaffoftheCentre.Duringthewar,ZhuwastransferredbacktoJiangxi,andDirectorofthenewOfficeinJingdezhen,JiangxiCommitteeSecretar

6、y.Startingin1939servedasrecorderoftheWestNorthOrganization,SecretaryoftheSpecialCommitteeAfterthevictoryofthelongMarch,hehasbeentheNorthwestOfficeoftheFederationofStateenterprisesMinister,ShenmufuguSARmissions,DirectorofNingxiaCountypartyCommitteeSecretaryandrecorderoft

7、heCountypartyCommitteeSecretary,Ministersand  流水线设计需要两个时钟周期来获取第一个计算结果,而只需要一个时钟周期来获取随后的计算结果。开始时用来获取第一个计算结果的两个时钟周期被称为采用流水线设计的首次延迟(latency)。  但对于CPLD来说,器件的延迟如T1、T2和T3相对于触发器的Tco要长得多,并且寄存器的建立时间Tsu也要比器件的延迟快得多。因此流水线设计获得比同功能的组合逻辑设计更高的性能。  采用流水线设计的优势在于它能提高吞吐量(throughput)。·  首次延迟

8、(latency)——(从输入到输出)最长的路径进行初始化所需要的时间总量;·  吞吐延迟——执行一次重复性操作所需要的时间总量。  假设T1、T2和T3具有同样的传递延迟Tpd。  组合逻辑设计:·  首次延迟为2*T

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。