基于fpga的数字跑表设计毕业论文

基于fpga的数字跑表设计毕业论文

ID:16199829

大小:373.00 KB

页数:44页

时间:2018-08-08

基于fpga的数字跑表设计毕业论文_第1页
基于fpga的数字跑表设计毕业论文_第2页
基于fpga的数字跑表设计毕业论文_第3页
基于fpga的数字跑表设计毕业论文_第4页
基于fpga的数字跑表设计毕业论文_第5页
资源描述:

《基于fpga的数字跑表设计毕业论文》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、本科毕业论文基于FPGA的数字跑表设计DigitalstopwatchdesignbasedonFPGA学院名称:电子信息与电气工程学院专业班级:电子信息工程(专升本)2013级2015年5月毕业设计(论文)原创性声明和使用授权说明原创性声明本人郑重承诺:所呈交的毕业设计(论文),是我个人在指导教师的指导下进行的研究工作及取得的成果。尽我所知,除文中特别加以标注和致谢的地方外,不包含其他人或组织已经发表或公布过的研究成果,也不包含我为获得安阳工学院及其它教育机构的学位或学历而使用过的材料。对本研究提供过帮助

2、和做出过贡献的个人或集体,均已在文中作了明确的说明并表示了谢意。作者签名:     日 期:    指导教师签名:     日  期:     使用授权说明本人完全了解安阳工学院关于收集、保存、使用毕业设计(论文)的规定,即:按照学校要求提交毕业设计(论文)的印刷本和电子版本;学校有权保存毕业设计(论文)的印刷本和电子版,并提供目录检索与阅览服务;学校可以采用影印、缩印、数字化或其它复制手段保存论文;在不以赢利为目的前提下,学校可以公布论文的部分或全部内容。作者签名:     日 期:    目录摘要IAb

3、stractII引言1第一章绪论11.1设计背景与意义11.2跑表的发展趋势2第二章实验的软件环境22.1MAX+plusⅡ软件22.2VHDL语言3第三章跑表的设计53.1跑表的方案选择53.2跑表的程序流程图63.3顶层设计与VHDL源代码73.3.1顶层实体设计及VHDL源代码73.3.2顶层结构体的设计83.4跑表的各个模块分析93.4.1键输入模块93.4.2时钟分频模块113.4.3控制模块133.4.4跑表计时模块143.4.5跑表显示模块173.5仿真结果20结语22致谢23参考文献24附录

4、A管脚引用表25附录B跑表的程序代码26基于FPGA的数字跑表设计摘要:本数字跑表用于检测需要准确计时或计时场合较为精确且比较精密的环境中。在现在的竞赛、科研、测验的环境中,跑表依然扮演着十分重要的角色。随着电子技术的发展,它有着更加广阔的发展空间、也有着更加广泛的应用。本论文对数字跑表进行了电路设计与程序设计,并划分为五个模块:键输入模块、分频模块、控制模块、计时模块和显示模块。各个模块通过合理的配合来实现跑表的功能,所有功能语言都用VHDL来完成描述。本实验主要借助Altera公司开发的EDA工具MAX

5、+plusⅡ软件作为编译和仿真的实验环境,主要利用EPF10K10LC84-4器件在FPGA的实验箱上来完成数字跑表的设计。关键词:跑表;VHDL语言;MAX+plusⅡ;FPGADigitalstopwatchdesignbasedonFPGAABSTRACT:Thedigitalstopwatchfordetectionrequiresaccuratetimingortimingoccasionsmoreaccurateandmoresophisticatedenvironment.Inthecurre

6、ntcompetition,scientificresearch,testenvironment,stopwatchstillplaysaveryimportantrole.Withthedevelopmentofelectronictechnology,ithasamorebroaddevelopmentspace,alsohasamoreextensiveapplication.Inthispaper,thedigitalstopwatchwerehardwarecircuitdesignandsoft

7、waredesign,andisdividedintofivemodules:keyinputmodule,frequencymodule,controlmodule,timingmoduleanddisplaymodule.Eachmoduleisrealizedbythestopwatchwithreasonable,allfunctionsareaccomplishedwithVHDLdescriptionlanguage.ThisexperimentmainlybyAlteracorporation

8、developmentofEDAtoolsMAX+PLUSIIsoftwareascompilationandsimulationexperimentenvironment,themainuseofepf10k10lc84-4deviceinFPGAexperimentalboxcompletedthedesignofdigitalstopwatch.Keywords:Stopwatch;VHDLlanguage

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。