欢迎来到天天文库
浏览记录
ID:15818013
大小:777.50 KB
页数:36页
时间:2018-08-05
《基于fpga的多功能数字钟设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、更多相关参考论文设计文档资源请访问http://www.docin.com/lzj781219目录第一章绪论11.1选题背景21.1.1课题相关技术的发展21.1.2课题研究的必要性21.2课题研究的内容3第二章FPGA简介42.1FPGA概述42.2FPGA基本结构42.3FPGA系统设计流程62.4FPGA开发编程原理82.5QuartusII设计平台82.5.1软件开发环境及基本流程82.5.2具体设计流程10第三章数字钟总体设计方案133.1数字钟的构成133.2数字钟的工作原理133.3数字钟硬件电路设计13第四章单元电路设计164.1分
2、频模块电路设计164.2校时控制模块电路设计174.2.1按键消抖174.2.2按键控制模块184.3计数模块214.4译码显示模块274.5译码显示强制转换模块294.6整点报时模块29结果与展望31本参考设计材料,包含项目CAD文件、源代码、项目设计说明书、任务书、报告书以及文献参考翻译等,完整的设计文件及源代码,资料请联系68661508索要更多相关参考论文设计文档资源请访问http://www.docin.com/lzj781219结果31展望31致谢32主要参考文献33本参考设计材料,包含项目CAD文件、源代码、项目设计说明书、任务书、报
3、告书以及文献参考翻译等,完整的设计文件及源代码,资料请联系68661508索要更多相关参考论文设计文档资源请访问http://www.docin.com/lzj781219第一章绪论现代社会的标志之一就是信息产品的广泛使用,而且是产品的性能越来越强,复杂程度越来越高,更新步伐越来越快。支撑信息电子产品高速发展的基础就是微电子制造工艺水平的提高和电子产品设计开发技术的发展。前者以微细加工技术为代表,而后者的代表就是电子设计自动化(electronicdesignautomatic,EDA)技术。本设计采用的VHDL是一种全方位的硬件描述语言,具有极强
4、的描述能力,能支持系统行为级、寄存器传输级和逻辑门级这三个不同层次的设计;支持结构、数据流、行为三种描述形式的混合描述,覆盖面广,抽象能力强,因此在实际应用中越来越广泛。ASIC是专用的系统集成电路,是一种带有逻辑处理的加速处理器;而FPGA是特殊的ASIC芯片,与其它的ASIC芯片相比,它具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检测等优点。在控制系统中,键盘是常用的人机交换接口,当所设置的功能键或数字键按下的时候,系统应该完成该键所对应的功能。因此,按键信息输入是与软件结构密切相关的过程。根据键盘
5、结构的不同,采用不同的编码方法,但无论有无编码以及采用什么样的编码,最后都要转换成为相应的键值,以实现按键功能程序的转移。[1]钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。诸如定时自动报警、定时启闭电路、定时开关烘箱、通断动力设备,甚至各种定时电气的自动启用等,所有这些都是以钟表数字化为基础的。因此研究数字钟以及扩大其应用有着非常现实的意义。本参考设计材料,包含项目CAD文件、源代码、项目设计说明书、任务书、报告书以及文献参考翻译等,完整的设计文件及源代码,资料请联系68661508索要更多相关参考论文设计文档资
6、源请访问http://www.docin.com/lzj7812191.1选题背景本节将从FPGA嵌入式应用开发技术与数字钟技术发展的客观实际出发,通过对该技术发展状况的了解及课题本身的需要,指出研究基于FPGA的芯片系统与设计——数字钟的设计与实现的必要性。1.1.1课题相关技术的发展当今电子产品正向功能多元化,体积最小化,功耗最低化的方向发展。它与传统的电子产品在设计上的显着区别是大量使用大规模可编程逻辑器件,使产品的性能提高,体积缩小,功耗降低,同时广泛运用现代计算机技术,提高产品的自动化程度和竞争力,缩短研发周期。EDA技术正是为了适应现代
7、电子技术的要求,吸收众多学科最新科技成果而形成的一门新技术。美国ALTERA公司的可编程逻辑器件采用全新的结构和先进的技术,加上Quartus开发环境,使得其更具有高性能,开发周期短等特点,十分方便进行电子产品的开发和设计。[2]EDA技术以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述主要表达方式,以计算机和大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,自动完成用软件的方式设计的电子系统到硬件系统的逻辑编译、逻辑化简、逻辑分割、逻辑映射、编程下载等工作,最终形成集成电子系统或专用集成芯片的一门新技术。本设计是利用VHDL硬
8、件描述语言结合可编程逻辑器件进行的,并通过数码管静态显示走时结果。数字钟可以由各种技术实现,如单片机等。利用可编程逻辑器件
此文档下载收益归作者所有