欢迎来到天天文库
浏览记录
ID:15579771
大小:361.00 KB
页数:11页
时间:2018-08-04
《电气技术基础ⅱ复习题数字电子》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、电气技术基础Ⅱ复习题数字电子技术基础部分第1章数字电路基础知识一、填空题1、在时间上和数值上均作连续变化的电信号称为模拟信号;在时间上和数值上离散的信号叫做数字信号。2、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的位权不同。十进制计数各位的基是10,位权是10的幂。3、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。任意进制数转换为十进制数时,均采用按位权展开求和的方法。4、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进制数,按照三位
2、一组转换成八进制;按四位一组转换成十六进制。5、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,基本的逻辑函数是与逻辑、或逻辑和非逻辑。复合逻辑函数是与非逻辑、或非逻辑、与或非逻辑、异或门逻辑和同或门逻辑。6、异或门的逻辑关系是:当两个输入变量A、B相异时,输出为1;相同时,输出为0。输出用Y表示,则异或门输出Y=。7、同或门电路的输入信号用A、B表示,输出用Y表示。当两个输入变量相同时,输出为1,不同时,输出为0,它的逻辑表达式可写成Y=A⊙B=()。8、一个逻辑函
3、数除了用波形图表示外,还有四种表示方法,它们是真值表、函数式、逻辑图和卡诺图。9、逻辑代数的基本定律有交换律、结合律、分配律、自等律、0-1律、互补律、重叠律、吸收律、还原律和反演律。10、逻辑代数的三个基本规则是代入规则、反演规则、对偶规则。11、逻辑代数的反演规则是指将任意一个函数式中所有的0、1互换,原函数互换,反函数互换,那么,得到的表达式就是F的反函数。12、最简与或表达式是指在表达式中或项最少,且与项也最少。二、分析计算题用代数法化简下列逻辑函数表达式1、解:2、解:113、解:4、解:5、解:6、解
4、:三、简答题1、数字信号和模拟信号的最大区别是什么?数字电路和模拟电路中,哪一种抗干扰能力较强?答:数字信号是离散的,模拟信号是连续的,这是它们的最大区别。它们之中,数字电路的抗干扰能力较强。2、为什么在数字设备中通常采用二进制?答:为了简化数字设备,减小错误概率,提高工作可靠性。因为二进制数只有两个数码,故用两种电路状态就可以表示二进制数。若采用十进制数,因十进制数有10个数码,必须用10种电路状态才能表示,这会使数字设备结构复杂,错误概率增大,工作可靠性变差。第2章逻辑门电路一、填空题1、三极管在数字电路中是
5、作为开关使用的,它主要工作在截止与饱和两种状态,三极管截止状态的条件是:三极管的发射结和集电结均处于反偏状态。三极管饱和状态的条件是:三极管的发射结和集电结均处于正偏状态。2、TTL与非门的电路结构由三部分组成,它们是输入级、中间放大级和输出级。113、两个或多个OC门的输出端直接相连,相当于将这些输出信号相与,称为线与。4、只有OC门可以实现输出端线与连接。普通TTL门输出端不能并联,否则可能损坏器件。5、OC门可以实现输出端线与连接;可以驱动显示器和继电器等;可以实现电平转换。6、CMOS反相器是由NMOS管
6、和PMOS管组成的互补电路。7、三态门又称TSL门,其输出有高电平态、低电平态和高阻态三种状态。8、TTL门电路的关门电阻ROFF=0.9kΩ,开门电阻RON=2.5kΩ。当接在TTL门电路输入端电阻Ri>RON时,其逻辑状态相当于1;当Ri<ROFF时,其逻辑状态相当于0,如果ROFF<Ri<RON,则TTL门电路将处于不正常状态,既不是1也不是0,这种情况是不允许的。9、MOS门电路的输入阻抗极高,静态情况下栅极一般不会有电流,当MOS门电路输入端通过电阻(不论电阻阻值为多少)接到VDD时,其逻辑状态相当于1
7、;当MOS门电路输入端通过电阻(不论电阻阻值为多少)接到地时,其逻辑状态相当于0;当MOS门电路输入端通过电阻(不论电阻阻值为多少)接到某逻辑电平点A时,其逻辑状态相当于A点的逻辑电平。10、具有“相异出1,相同出0”功能的逻辑门是异或门,它的反是同或门。11、数字集成门电路按开关元件的不同可分为TTL和CMOS两大类。其中TTL集成电路是双极型,CMOS集成电路是单极型。集成电路芯片中74LS系列芯片属于双极型集成电路,CC40系列芯片属于单极型集成电路。12、功能为“有0出1、全1出0”的门电路是或非门;具有
8、“有1出1,全0出0”功能的门电路是或门;实际中集成的与非门应用的最为普遍。13、TTL门输入端口为“与”逻辑关系时,多余的输入端可悬空处理;TTL门输入端口为“或”逻辑关系时,多余的输入端应接低电平;CMOS门输入端口为“与”逻辑关系时,多余的输入端应接高电平,具有“或”逻辑端口的CMOS门多余的输入端应接低电平;即CMOS门的输入端不允许悬空。二、分析计算题1、在图2
此文档下载收益归作者所有