八位十进制数字频率计的设计

八位十进制数字频率计的设计

ID:15088098

大小:2.06 MB

页数:36页

时间:2018-08-01

八位十进制数字频率计的设计_第1页
八位十进制数字频率计的设计_第2页
八位十进制数字频率计的设计_第3页
八位十进制数字频率计的设计_第4页
八位十进制数字频率计的设计_第5页
资源描述:

《八位十进制数字频率计的设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、III     JISHOU UNIVERSITY本科生毕业设计题目:8位十进制数字频率计的设计作者:胡泽学号:2008103029所属学院:吉首大学张家界学院专业年级:电子信息科学与技术2008级指导教师:谭明涛职称:讲师完成时间:2012年5月15日吉首大学教务处制III8位十进制数字频率计的设计胡泽(吉首大学张家界学院,湖南吉首416000)摘要数字频率计是用数字显示被测信号频率的仪器,被测信号可以是正弦波、方波或其它周期性变化的信号。数字频率计广泛应用于科研机构、学校、实验室、企业生产车间等场所。研究数字频率计的设计和开发,有助于频率计功能的不断完善、性价比的提高和实

2、用性的加强。本文介绍了一种自顶向下分层设计多功能数字频率计的设计方法。该频率计采用VHDL硬件描述语言编程,以QuartusII为开发环境,极大地减少了硬件资源的占用。数字频率计模块划分的设计具有相对独立性,可以对模块单独进行设计、调试和修改,缩短了设计周期。所设计的VHDL语言通过仿真能够较好的测出所给频率并且满足数字频率计的自动清零和自动测试的功能要求,具有理论与实践意义。关键词:VHDL;数字频率计;EDA;QuartusIIIIITheResearchAbouttheEightDecimalDigitalFrequencyMeterHuZe(CollegeofZhan

3、gjiajie,JishouUniversity,Jishou,Hunan416000)AbstractDigitalfrequencymeterinstrumentwithdigitaldisplayofmeasuredsignalfrequencythemeasuredsignalissinewave,squarewaveorotherperiodicvarysignals.Digitalfrequencymeteriswidelyusedinscientificresearchinstitutions,schools,laboratories,productionwor

4、kshopandotherplaces.Studyofdigitalfrequencymeterdesignanddevelopment,contributetothefrequencymeterfunctionceaselessandperfect,cost-effectiveandimprovetheutilityofstrengthen.Thispaperintroducesatop-downhierarchicaldesignmethodofmultifunctionaldigitalfrequencymeter.ThefrequencyoftheuseofVHDLh

5、ardwaredescriptionlanguageprogramming,toQuartusIIenvironmentforthedevelopment,greatlyreducestheoccupationofhardwareresources.Digitalfrequencymetermoduledesigndivisionoftherelativeindependenceofthemodule,aseparatedesign,debugandmodify,shortenthedesigncycle.ThedesignofVHDLlanguagethroughthesi

6、mulationcanmakemeasuretomeetthedigitalfrequencymeterfrequencyandautomaticresetandautomatictestfunctionrequirements,hasgreattheoryandpracticesignificance.Keywords:VHDL;Digitalfrequencymeter;EDA;QuartusIIIII目录第一章绪论11.1设计背景11.2设计意义11.3本文的主要工作2第二章EDA技术原理与概述32.1可编程逻辑器件基本原理32.2硬件描述语言42.3集成开发软件5第三

7、章数字频率计的系统分析103.18位十进制数字频率计系统设计的原理103.1.1数字频率计的基本原理103.1.2系统总体框架图103.28位十进制数字频率计设计任务与要求113.3目标芯片FLEX10K11第四章各功能模块基于VHDL的设计与仿真134.18位十进制数字频率计的电路逻辑图134.2测频控制信号发生器的功能模块及仿真144.3系统时钟分频的功能模块及仿真154.432位锁存器的功能模块及仿真164.4.1锁存器164.4.2锁存器的功能模块及仿真174.5数码管扫描的功能模块及仿真184

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。