模拟集成电路设计_复习大纲

模拟集成电路设计_复习大纲

ID:15021846

大小:502.00 KB

页数:3页

时间:2018-07-31

模拟集成电路设计_复习大纲_第1页
模拟集成电路设计_复习大纲_第2页
模拟集成电路设计_复习大纲_第3页
资源描述:

《模拟集成电路设计_复习大纲》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、《模拟集成电路设计》复习大纲一、概念:1.密勒定理:如果将图(a)的电路转换成图(b)的电路,则Z1=Z/(1-AV),Z2=Z/(1-AV-1),其中AV=VY/VX。这种现象可总结为密勒定理。2.沟道长度调制效应:当栅与漏之间的电压增大时,实际的反型沟道长度逐渐减小,也就是说,L实际上是VDS的函数,这种效应称为沟道长度调制。3.等效跨导Gm:对于某种具体的电路结构,定义为电路的等效跨导,来表示输入电压转换成输出电流的能力,跨导的表达式4.N阱:CMOS工艺中,PMOS管与NMOS管必须做在同一衬底上,

2、若衬底为P型,则PMOS管要做在一个N型的“局部衬底”上,这块与衬底掺杂类型相反的N型“局部衬底”叫做N阱。5.亚阈值导电效应:实际上,VGS=VTH时,一个“弱”的反型层仍然存在,并有一些源漏电流,甚至当VGS

3、能力。9.在模拟集成电路中MOS晶体管是四端器件10.源跟随器主要应用是起到什么作用?11.λ为沟长调制效应系数,λ值与沟道长度成反比,对于较长的沟道,λ值较小。12.饱和区NMOS管的电压条件及其其沟道电流表达式。13.共源共栅放大器结构的一个重要特性就是输出阻抗很高,因此可以做成恒定电流源。14.MOS管的主要几何参数15.共模输入电平的变化会引起差动输出发生改变的因素有哪些?16.MOS管的电路符号17.增益小于1的单级放大器18.N阱和P阱的概念19.MOS管的二级效应的表达式,比如沟道长度调制效应

4、、体效应、亚阈值效应20.按比例缩小理论:恒定电场、恒定电压、准恒压21.采用电阻负载的共源级单级放大器其小信号增益Av表达式22.在差动放大器设计中CMRR23.带源极负反馈的共源级其小信号增益的表达式24.图示电路的小信号增益表达式。一、问题:1.带有源极负反馈的共源极放大电路相对于基本共源极电路有什么优点?答:带有源极负反馈的共源极放大电路的等效跨导表达式为,若RS>>1/gm,则Gm≈1/RS,所以漏电流是输入电压的线性函数。所以相对于基本共源极电路,带有源极负反馈的共源极放大电路具有更好的线性。2

5、.在传输电流为零的情况下,MOS器件也可能导通么?说明理由。答:当时,器件工作在深线性区,此时虽然足够的VGS可以满足器件的导通条件,但是VDS很小,以至于没有传输电流。3.分析共漏电路的主要功能,如何通过参数设计改善特定功能下的电路性能。答:共漏电路即源跟随器其主要功能是小信号电压跟随,大信号电平移位,可以通过增大gm或减小gd来改善特其电路性能。4.计算:1.差动对中,用一个电阻代替电流源来提供1mA尾电流。已知:(W/L)1,2=25/0.5,,VTH=0.6V,,VDD=3V。(a)RSS上保持0.

6、5V的压降,那么输入共模电平应为多少?(b)计算差模增益为5时的RD的值。答:2.差动电路如图所示,ISS=1mA,VDD=3V,(W/L)1、2=(W/L)3、4=50/0.5。(a)假设γ=0,求差动电压增益;(b)γ=0.45V-1时,如果ISS上的压降至少为0.4V,求最小的允许输入共模电平。解:(a)ID=0.5mA,gmN=3.66×10-3,rON=2×104Ω,rOP=104Ω,Av=-gmN(rON

7、

8、rOP)=-24.4(b)VGS1=0.786+0.27=1.056VVin,CM=1.

9、056+0.4=1.456V

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。