电子线路数字部分实验

电子线路数字部分实验

ID:14178780

大小:788.00 KB

页数:9页

时间:2018-07-26

电子线路数字部分实验_第1页
电子线路数字部分实验_第2页
电子线路数字部分实验_第3页
电子线路数字部分实验_第4页
电子线路数字部分实验_第5页
资源描述:

《电子线路数字部分实验》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、实验七逻辑门电路的逻辑功能及测试一.实验目的1.掌握了解TTL系列、CMOS系列外形及逻辑功能。2.熟悉各种门电路参数的测试方法。3.熟悉集成电路的引脚排列,如何在实验箱上接线,接线时应注意什么。二、实验仪器及材料a)DZX—3数电实验箱、双踪示波器、数字万用表。b)1)CMOS器件:CC4011二输入端四与非门1片CC4071二输入端四或门1片CC4082四输入端二与门1片2)TTL器件:74LS86二输入端四异或门1片三.实验原理1.本实验所用到的集成电路的引脚功能如图1—1。2.门电路是最基本的逻辑元件,它能实现

2、最基本的逻辑功能,即其输入与输出之间存在一定的逻辑关系。TTL集成门电路的工作电压为“5V±10%”。本实验中使用的TTL集成门电路是双列直插型的集成电路,其管脚识别方法:将TTL集成门电路正面(印有集成门电路型号标记)正对自己,有缺口或有圆点的一端置向左方,左下方第一管脚即为管脚“1”,按逆时针方向数,依次为1、2、3、4············。具体的各个管脚的功能可通过查找相关手册得知,本书实验所使用的器件均已提供其功能。3.3.CC4082二四输入与门图1—13.图1—2为基本门电路各逻辑功能的测试方法。图1—

3、2五.实验内容及步骤选择实验用的集成电路,按自己设计的实验接线图接好连线,特别注意Vcc及GND不能连接错。线连接好后经检查无误方可通电实验。1.与非门CC4011或门CC4071异或门74LS86电路的功能测试将CMOS与非门CC4011或门CC4071,TTL异或门74LS86分别按图1-2连线:门的两个输入端A、B接逻辑开关输出插口以提供“0”与“1”电平信号,门的输出入端Y接发光二极管,改变输入状态的高低电平,观察二极管的亮灭,并将输出状态填入表1—2中:表1—2输入AB输出Y1CC4011输出Y2CC4071

4、输出Y374LS8600011011逻辑表达式逻辑功能2.双四与门CC4082门电路的功能测试。将CMOS双四与门CC4082与非门CC4011或门CC4071,TTL异或门74LS86分别按图1-2连线:门的四个输入端A、B、C、D接逻辑开关输出插口以提供“0”与“1”电平信号,门的输出入端Y接发光二极管,改变输入状态的高低电平,观察二极管的亮灭,并将输出状态填入表1—1中:表1-1输入ABCD输出Y1CC40820000000100100011010001010110011110001001101010111100

5、110111101111逻辑表达式五.实验报告1.按各步骤要求填表。2.通过实验分析,说明TTL门电路和CMOS门电路有什么特点,总结他们多多余端的处理方法。实验八译码器及应用一、实验目的1.掌握中规模集成译码器的逻辑功能和使用方法2.掌握译码器的级联方法及测试方法。3.掌握七段译码驱动器CC4511逻辑功能。4.掌握LED七段数码管的判别方法。二、实验仪器及材料a)DZX—3数电实验箱、双踪示波器、数字万用表。b)参考元件:译码器74LS139、CC4511各一片.共阴数码管一个三、实验预习要求及思考题1.预习要求:

6、1)复习有关译码器的原理。2)根据实验任务,画出所需的实验线路及记录表格。2.思考题1)译码器分哪几类?2)请将74LS138扩展成4线——16线译码器,试画出扩展后的电路图。四、实验原理译码器是一个多输入、多输出的组合逻辑电路。它的作用是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示,还用于数据分配,存贮器寻址和组合控制信号等。不同的功能可选用不同种类的译码器。译码:是编码的反过程,是将给定的二进制代码翻译成编码时赋予的原

7、意。译码器:实现译码功能的电路。译码器特点:(1)多输入、多输出组合逻辑电路。(2)输入是以n位二进制代码形式出现,输出是与之对应的电位信息。译码器分类:通用译码器:二进制、二─十进制译码器。显示译码器:TTL共阴显示译码器、TTL共阳显示译码器、CMOS显示译码器。1.变量译码器(又称二进制译码器)变量译码器用于表示变量的状态,如2线-4线、3线-8线和4线-16线译码器。若有n个输入变量,则有2n个不同的组合状态,就有2n个输出端供其使用。而每一个输出所代表的函数对应于n个输入变量的最小项。以3线-8线译码器74L

8、S138为例进行分析,图4-1(a)及(b)分别为其逻辑图及引脚排列。其中A2、A1、A0为地址输入端,Y0~Y7为译码输出端,S1、S2、S3为使能端。表8-1为74LS138功能表。当S1=1,S2+S3=0时,器件使能,地址码所指定的输出端有信号(为0)输出,其它所有输出端均无信号(全为1)输出。当S1=0,S2+S3=X时

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。