主板上各种信号说明

主板上各种信号说明

ID:14109908

大小:50.00 KB

页数:14页

时间:2018-07-26

主板上各种信号说明_第1页
主板上各种信号说明_第2页
主板上各种信号说明_第3页
主板上各种信号说明_第4页
主板上各种信号说明_第5页
资源描述:

《主板上各种信号说明》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、主板上各种信号说明[color=#4169e1]录[/color][color=#4169e1]一、CPU接口信号说明(1#)二、VGA接口信号说明(2#)三、AGP接口信号说明(2#)四、Memory接口信号说明(3#)[/color][color=#4169e1]五、HUB接口信号说明(4#)六、LANLINK接口信号说明(4#)[/color][color=#4169e1]七、EEPROM接口信号说明(4#)八、PCI接口信号说明(5#)九、SerialATA接口信号说明(6#)[/color][

2、color=#4169e1]十、IDE接口信号说明(6#)十一、LPC接口信号说明(7#)[/color][color=#4169e1]十二、USB接口信号说明(7#)十三、SMBus接口信号说明(7#)[/color][color=#4169e1]十四、AC-Link接口信号说明(7#)[/color][color=#4169e1]十五、FDC接口信号说明(8#)[/color][color=#4169e1]十六、ParallelPort接口信号说明(9#)[/color][color=#4169e1

3、]十七、SerialPort接口数据说明(9#)[/color]一、CPU接口信号说明1.A[31:3]#(I/O)Address(地址总线)这组地址信号定义了CPU的最大内存寻址空间为4GB。在地址周期的第一个子周期中,这些Pin传输的是交易的地址,在地址周期的第二个子周期中,这些Pin传输的是这个交易的信息类型。2.A20M#(I)Adress-20Mask(地址位20屏蔽)此信号由ICH(南桥)输出至CPU的信号。它是让CPU在RealMode(真实模式)时仿真8086只有1MByte(1兆字节)

4、地址空间,当超过1Mbyte位空间时A20M#为Low,A20被驱动为0而使地址自动折返到第一个1Mbyte地址空间上。3.ADS#(I/O)AddressStrobe(地址选通)当这个信号被宣称时说明在地址信号上的数据是有效的。在一个新的交易中,所有Bus上的信号都在监控ADS#是否有效,一但ADS#有效,它们将会作一些相应的动作,如:奇偶检查、协义检查、地址译码等操作。4.ADSTB[1:0]#(I/O)AddressStrobes这两个信号主要用于锁定A[31:3]#和REQ[4:0]#在它们的上

5、升沿和下降沿。相应的ADSTB0#负责REQ[4:0]#和A[16:3]#,ADSTB1#负责A[31:17]#。5.AP[1:0]#(I/O)AddressParity(地址奇偶校验)这两个信号主要用对地址总线的数据进行奇偶校验。6.BCLK[1:0](I)BusClock(总线时钟)这两个Clock主要用于供应在HostBus上进行交易所需的Clock。7.BNR#(I/O)BlockNextRequest(下一块请求)这个信号主要用于宣称一个总线的延迟通过任一个总线代理,在这个期间,当前总线的拥有

6、者不能做任何一个新的交易。8.BPRI#(I)BusPriorityRequest(总线优先权请求)这个信号主要用于对系统总线使用权的仲裁,它必须被连接到系统总线的适当Pin。当BPRI#有效时,所有其它的设备都要停止发出新的请求,除非这个请求正在被锁定。总线所有者要始终保持BPRI#为有效,直到所有的请求都完成才释放总线的控制权。9.BSEL[1:0](I/O)BusSelect(总线选择)这两组信号主要用于选择CPU所需的频率,下表定义了所选的频率:10.D[63:0]#(I/O)Data(数据总线

7、)这些信号线是数据总线主要负责传输数据。它们提供了CPU与NB(北桥)之间64Bit的通道。只有当DRDY#为Low时,总在线的数据才为有效,否则视为无效数据。11.DBI[3:0]#(I/O)DataBusInversion(数据总线倒置)这些信号主要用于指示数据总线的极性,当数据总在线的数据反向时,这些信号应为Low。这四个信号每个各负责16个数据总线,见下表:12.DBSY#(I/O)DataBusBusy(数据总线忙)当总线拥有者在使用总线时,会驱动DBSY#为Low表示总线在忙。当DBSY#为

8、High时,数据总线被释放。13.DP[3:0]#(I/O)DataParity(数据奇偶校验)这四个信号主要用于对数据总在线的数据进行奇偶校验。14.DRDY#(I/O)DataReady(数据准备)当DRDY#为Low时,指示当前数据总在线的数据是有效的,若为High时,则总在线的数据为无效。15.DSTBN[3:0]#(I/O)DataStrobeDatastrobeusedtolatchinD[63:0]#:16.DSTBP[3:0

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。