欢迎来到天天文库
浏览记录
ID:13383738
大小:166.27 KB
页数:11页
时间:2018-07-22
《数字钟课程设计(改的)》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、数电数字钟课程设计数字钟课程设计班级:姓名:学号:11/11数电数字钟课程设计目 录 一、课程设计题目……………………………………3二、课程设计的设计任务和基本要求………………3三、课程设计题目分析……………………………3四、课程设计的电路设计部分……………………4五、课程设计的电路原理图…………………………8六、元器件使用说明…………………………………8七、课程设计的心得体会……………………………1011/11数电数字钟课程设计一、课程设计题目:数字钟二、课程设计任务和基本要求:1、基本功能:以数字形式显示时、分、秒的时间,小时的计时要求为“24翻1”,分和秒的计时要求
2、为60进位;扩展功能:校时、正点报时及闹时功能;2、要求:1.芯片选取;2.功能讲解,包括参数的计算及必要的理论推导;3.完整的电路图(型号、参数)。三、分析☆设计要点●设计一个精确的秒脉冲信号产生电路●设计60进制、24进制计数器●设计译码显示电路●设计操作方面的校时电路●设计整点报时电路☆工作原理数字电子钟由信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路等组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用555构成的振荡器加分频器来实现。将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信
3、号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现一天24h的累计。译码显示电路将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位LED显示器显示出来。整点报时电路是根据计时系统的输11/11数电数字钟课程设计出状态产生一个脉冲信号,然后去触发音频发生器实现报时。校时电路是来对“时、分、秒”显示数字进行校对调整。其数字电子钟系统框图如下:时显示器分显示器秒显示器时译码器分译码器秒译码器整点报时时计数器分计数器秒计数器时钟校准振荡器分频器秒脉冲
4、数字电子钟系统框图四、课程设计的电路设计部分:☆秒脉冲信号发生器秒脉冲信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟的质量。由振荡器与分频器组合产生秒脉冲信号。●振荡器:通常用555定时器与RC构成的多谐振荡器,经过调整输出1000Hz脉冲。●分频器:分频器功能主要有两个,一是产生标准秒脉冲信号,一是提供功能扩展电路所需要的信号,选用三片74LS90进行级联,因为每片为1/10分频器,三片级联好获得1Hz标准秒脉冲。其电路图如下:11/11数电数字钟课程设计☆秒、分、时计时器电路设计秒、分计数器为60进制计数器,小时计数器为24进制计数器。实现这两种模数的计数器采用
5、中规模集成计数器74LS90构成。●60进制计数器由74LS90构成的60进制计数器,将一片74LS90设计成10进制加法计数器,另一片设置6进制加法计数器。两片74LS90按反馈清零法串接而成。秒计数器的十位和个位,输出脉冲除用作自身清零外,同时还作为分计数器的输入脉冲CP1。下图电路即可作为秒计数器,也可作为分计数器。11/11数电数字钟课程设计60进制计数器●24进制计数器由74LS90构成的二十进制计数器,将一片74LS90设计成4进制加法计数器,另一片设置2进制加法计数器。既个位计数状态为QdQcQbQa=0100十位计数状态为QdQcQbQa=0010时,要求计数器归零
6、。通过把个位Qc、十位Qb相与后的信号送到个位、十位计数器的清零端,使计数器清零,从而构成24进制计数器。电路图如下:24进制计数器11/11数电数字钟课程设计☆译码显示电路译码电路的功能是将秒、分、时计数器的输出代码进行翻译,变成相应的数字。用与驱动LED七段数码管的译码器常用的有74LS48。74LS48是BCD-7段译码器/驱动器,输出高电平有效,专用于驱动LED七段共阴极显示数码管。若将秒、分、时计数器的每位输出分别送到相应七段译码管的输入端,便可以进行不同数字的显示。在译码管输出与数码管之间串联电阻R作为限流电阻。译码显示电路☆校时电路校时电路是数字钟不可缺少的部分,每当
7、数字钟与实际时间不符时,需要根据标准时间进行校时。K1、K2分别是时校正、分校正开关。不校正时,K1、K2开关是闭和的。当校正时位时,需要把K1开关打开,然后用手拨动K3开关,来回拨动一次,就能使时位增加1,根据需要去拨动开关的次数,校正完毕后把K1开关闭上。校正分位时和校正时位的方法一样。其电路图如下:11/11数电数字钟课程设计校正电路☆整点报时电路仿广播电台整点报时电路设计,每当数字钟计时快到整点时发出响声,四低一高并且以最后一声高音结束的时刻为整点时刻。整点报
此文档下载收益归作者所有