数字系统综合设计

数字系统综合设计

ID:13239507

大小:1.65 MB

页数:15页

时间:2018-07-21

数字系统综合设计_第1页
数字系统综合设计_第2页
数字系统综合设计_第3页
数字系统综合设计_第4页
数字系统综合设计_第5页
资源描述:

《数字系统综合设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字系统综合设计(论文)辽宁工业大学数字系统综合设计(论文)题目:日期倒计时显示牌设计院(系):电子与信息工程学院专业班级:电子101学号:xxxx学生姓名:xxx指导教师:孟丽囡教师职称:副教授起止时间:2012.12.19~2013.1.11IV数字系统综合设计(论文)课程设计(论文)任务及评语院(系):电子与信息工程学院教研室:电子信息工程学号xxx学生姓名xxx专业班级电子课程设计(论文)题目日期倒计时显示牌设计课程设计(论文)任务设计日期倒计时显示牌,能够手动调整起始显示时间,最大倒计时天数365天,并用MAX+PLUSⅡ验证设计的正确性。设

2、计要求:1.熟练掌握组合逻辑电路的设计思路和方法;2.熟练掌握MAX+PLUSⅡ原理图输入方法;3.熟练掌握MAX+PLUSⅡ仿真方法并对设计进行仿真验证,直至得出正确的设计方案;4.熟练掌握MAX+PLUSⅡ编程下载方法并利用EDA实验箱验证设计的正确性;5.熟练掌握计数器的设计方法。报告要求:1.能够对原理及设计方案进行适当的说明;2.按照给定的模板要求完成设计报告。任务进度1、布置任务,查阅资料,理解掌握系统的控制要求。(1天)2、查阅所需的总体方案,并制作方案。(2天)3、建立各个环节的框图。(2天)4、设计单元电路,绘图。(2天)5、对系统进

3、行仿真,确定控制参数,分析系统性能。(2天)6、撰写、打印设计说明书(1天)指导教师评语及成绩平时成绩(20%):论文成绩(60%):答辩成绩(20%):总成绩:指导教师签字:学生签字:年月日IV数字系统综合设计(论文)摘要日期倒计时显示牌在人们的日常生活中起着重要的作用。本设计是对一年365天进行倒计时,可以手动调整起始时间,使其倒计时。日期倒计时显示牌电路是由计数部分,译码显示部分,信号输入端,置位控制端几部分构成,用3片74LS192够成366进制。日历倒计时显示牌具有实用性强、易操作、走时准确、功耗低、成本低、携带方便等优点,并利用现代的电子系

4、统以及最新的手段所设计,因而具有较大的研究价值。利用MAXPLUS‖平台进行仿真,通过后利用CPLD/FPGA进行下载,烧写,验证,得到预期结果。关键词:计数;译码显示;366;LS74192IV数字系统综合设计(论文)目录第1章绪论11.1日历倒计时显示牌概况11.2本文研究内容1第2章各单元设计22.1计数部分22.2译码显示部分42.3信号控制输入端42.4置位复位端5第3章日期倒计时显示牌整体电路的设计63.1整体电路图63.2整体电路分析及原理63.3仿真结果分析73.4实验箱连接及数码显示部分8第4章设计总结10参考文献11IV数字系统综合

5、设计(论文)第1章绪论1.1日历倒计时显示牌概况在日常生活和工作中,日期倒计时显示牌已经成为人们生活中必不可少的物品,广泛应用于个人家庭,码头,机场,剧院,办公室等公共场所。给人们的生活学习带来了极大的方便和娱乐。日期倒计时显示牌具有实用性强、易操作、功耗低、成本低等优点。由于数字集成电路技术的发展和采用了先进的石英技术,使倒计时显示牌具有走时准确、携带方便,利用现代的电子系统设计、单片机等新电子技术以及现代的设计手段,系统培养了综合设计、操作调试、故障处理的能力,达到综合素质能力的提高。1.2本文研究内容设计日期倒计时显示牌,能够手动调整起始显示时间

6、,最大倒计时天数365天,并用MAX+PLUSⅡ验证设计的正确性。熟练掌握组合逻辑电路的设计思路和方法;MAX+PLUSⅡ原理图输入方法;MAX+PLUSⅡ仿真方法并对设计进行仿真验证,直至得出正确的结果。了解MAX+PLUSⅡ编程下载方法并利用EDA实验箱验证设计的正确性;熟练掌握计数器的设计方法。11数字系统综合设计(论文)各单元设计2.1计数部分计数部分由三集成芯片74LS192构成,74LS192是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能,其逻辑符号如下所示:图2.1计数器图中:LDN为置数端,UP为加计数端,DN为减计数

7、端,CON为非同步进位输出端,BON为非同步借位输出端,A、B、C、D为计数器输入端,CLR为清除端,QA、QB、QC、QD为数据输出端.其功能表如下:             输入    输出CLRLDNUPDNDCBAQDQCQBQA 1 × × ×××××0000dcbadcba11数字系统综合设计(论文) 0 0 × × 0 1  1××××   加计数 0 1 1 ××××   减计数表2.174LS192功能表74LS192的工作原理是:当LDN=0时进行置数,当LDN=1,MR=0时,若时钟信号加到DN端,且UP=1,则计数器在预置数的基

8、础上进行减计数,当计数到0时,BON发出借位下跳变脉冲,将该端与高位计数器的UP相连,则当低位

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。