2014届泄露天机高三高考押题精粹语文试题及答案

2014届泄露天机高三高考押题精粹语文试题及答案

ID:13191862

大小:159.77 KB

页数:20页

时间:2018-07-21

2014届泄露天机高三高考押题精粹语文试题及答案_第1页
2014届泄露天机高三高考押题精粹语文试题及答案_第2页
2014届泄露天机高三高考押题精粹语文试题及答案_第3页
2014届泄露天机高三高考押题精粹语文试题及答案_第4页
2014届泄露天机高三高考押题精粹语文试题及答案_第5页
资源描述:

《2014届泄露天机高三高考押题精粹语文试题及答案》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、桂林电子科技大学职业技术学院实训报告桂林电子科技大学职业技术学院FPGA应用实训报告数字钟学院(系):电子信息工程系专业:电子信息工程技术学号:1212220217学生姓名:李建军指导教师:叶俊明桂林电子科技大学职业技术学院实训报告目录摘要21绪论32课题背景42.1设计任务与要求42.2设计目的42.3总体设计方案43程序方案论证53.1分频方案论证53.1.1分频模块方案I53.1.2分频模块方案II53.2计时模块方案论证63.2.1计时模块方案I63.2.2计时模块方案II63.3方案总结74系统软件设计74.1程

2、序流程图74.2计时模块84.3闹钟模块84.4显示模块85系统硬件设计95.1FPGA的介绍95.1.1FPGA概述95.1.2FPGA基本结构 95.2原理框图116调试126.1调时程序调试126.2闹钟程序调试12总结13致谢14参考文献15附录1612桂林电子科技大学职业技术学院实训报告摘要数字钟是由振荡器、分频器、计数器、译码器、数码显示器等几部分组成。振荡电路:主要用来产生时间标准信号,因为时钟的精度主要取决于时间标准信号的频率及稳定度,所以采用石英晶体振荡器。分频器:因为振荡器产生的标准信号频率很高,要是要

3、得到“秒”信号,需一定级数的分频器进行分频。计数器:有了“秒”信号,则可以根据60秒为1分,24小时为1天的制,分别设定“时”、“分”、“秒”的计数器,分别为60进制,60进制,24进制计数器,并输出一分,一小时,一天的进位信号。译码显示:将“时”“分”“秒”显示出来。将计数器输入状态,输入到译码器,产生驱动数码显示器信号,呈现出对应的进位数字字型。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路可以对分和时进行校时。另外,计时过程要具有报时功能,当时间到达整点时开始响,蜂鸣器不停地响1分

4、钟后不响。关键词:数字钟,振荡,计数,校正,报时12桂林电子科技大学职业技术学院实训报告1绪论数字钟是采用数字电路实现对时、分、秒,数字显示的计时装置,广泛用于个人家庭,车站,码头、办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英振荡器的广泛应用,使得数字钟的精度远远超过老式钟表,钟表的数字化给人们生产生活带来了极大地方便,而且大大地扩展了钟表原先的报时功能。诸如定时自动报警、校时自动打铃、时间程序自动控制、定是广播、自动启闭路灯、定时开关烘箱、通断动力设备,甚至各种定时电气的自动启用等,所

5、有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用有着非常现实的意义。伴随着集成电路技术的发展,电子设计自动化(EDA)技术逐渐成为数字电路设计的重要手段。基于FPGA的EDA技术的发展和应用领域的扩大与深入,使得EDA技术在电子信息,通信,自动控制,计算机等领域的重要性日益突出。本设计给出了一种基于FPGA的多功能数字钟方法,测试结果表明本设计实现了一个多功能的数字钟功能,具有时、分、秒计时显示功能,以24小时循环计时;具有校正小时和分钟的功能;以及清零,整点报时功能。12桂林电子科技大学职业技术学院实训报告

6、2课题背景数字化的钟表给人们带来了极大的方便。近些年,随着科技的发展和社会的进步,人们对数字钟的要求也越来越高,传统的时钟已不能满足人们的需求。多功能数字钟不管在性能还是在样式上都发生了质的变化,有电子闹钟、数字闹钟等等。利用EDA技术进行电子系统的设计具有以下几个特点:采用自顶向下的设计方法;用软件的形式设计硬件;用软件的方式设计过程中可用相关软件进行仿真;系统可现场编程,在线升级;整个系统集成在一个芯片上,体积小,功耗低,可靠性高.因此,EDA技术是现代电子设计的发展趋势.  用硬件描述语言结合FPGA可编程器件可以极

7、大地方便集成电路的设计,使其成为集成电路的发展趋势,也是每一个电子工程师必须掌握的技术,故基于FPGA(现场可编程门阵列)的设计型实验成为高校电类专业学生的必修且重要环节。2.1设计任务与要求(1)设计一个数码管实时显示时、分、秒的数字时钟(24小时显示模式)(2)到点报时、闹钟时间固定为8:00(3)同时设置按键调时。2.2设计目的为了更好的运用掌握FPGA多功能数字钟编程知识,学会自我找到问题、分析问题并解决问题的方法,培养认真学习和工作的作风,锻炼自己的思考能力和团结合作能力。充分发挥思维创造性,开发功能多样的扩展功

8、能电路并锻炼自己的动手能力。2.3总体设计方案(1)方案一用数电制作一个数字钟,通过74L74芯片实现数码管计数功能用与非门结合,用按键来设置实现闹钟和整点报时的功能。12桂林电子科技大学职业技术学院实训报告(2)方案二用fpga来制作一个数字钟,通过编写程序来控制fpga芯片输出输入来得到数字钟的功能

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。