基于vhdl的数字电子时钟的设计

基于vhdl的数字电子时钟的设计

ID:12173696

大小:1.68 MB

页数:32页

时间:2018-07-16

基于vhdl的数字电子时钟的设计_第1页
基于vhdl的数字电子时钟的设计_第2页
基于vhdl的数字电子时钟的设计_第3页
基于vhdl的数字电子时钟的设计_第4页
基于vhdl的数字电子时钟的设计_第5页
资源描述:

《基于vhdl的数字电子时钟的设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、基于VHDL的数字电子时钟的设计目录基于VHDL的数字电子时钟的设计1目录1摘要2引言2一、设计分析31.1设计要求31.2性能指标及功能设计性能指标3二、设计方案3三、设计环境43.1硬件设计环境43.1.1可编程器件EP2C5Q208C8N及开发板系统53.1.264位的计算机一台53.2软件设计环境53.2.1QuartusⅡ软件开发平台(8.0版本)53.2.2Windows7操作系统53.2.3硬件描述语言VHDL5四、整体设计流图74.1各模块的原理性功能介绍74.1.1可编程器件EP2C5Q208C8N74.1.2CPLD-JTAG接口7

2、4.1.3晶振和蜂鸣器74.1.4LED数码管显示84.1.5独立按键94.1.6拨码开关94.1.7QuartusⅡ软件开发平台(8.0版本)94.2设计的整体框架104.2.1在各个模块都编译通过的基础上在顶层用原理图的方法实现。104.2.2设计原理及流程图114.2.3逻辑流程图124.2.4状态转移图13五、系统的模块化设计135.1软件程序模块化设计135.1.1秒/分/时输入模块的软件设计135.1.2秒/分/时计数模块的软件设计145.1.3模式选择模块的软件设计145.1.4数码管155.1.5闹钟模块的软件设计165.1.5系统时钟

3、的软件设计185.2硬件的测试205.2.1模拟时钟电路图与实物图20设计心得23致谢24参考文献24摘要随着人类的不断进步,现代电子设计技术已进入一个全新的阶段,传统的电子设计方法、工具和器件在更大的程度上被EDA所取代。本实验则是基于VHDL语言设计的数字钟,具有时、分、秒显示功能。电路主要有时间计数模块、时间显示模块以及译码模块。数字钟是一个将“时”、“分”、“秒”显示于人的视觉器官的计时装置。它的基本功能是计时,计时周期为24小时,显示满刻度23时59分59秒;数字钟学习的目的是掌握各类计数器及它们相连的设计方法,熟悉多个数码管显示的原理与方法

4、以及模块化设计方式;掌握用VHDL语言的设计思想以及整个数字系统的设计。此数字钟具有时,分,秒计数显示功能,以24小时为计数循环,能实现清零,调时,调分以及闹钟等功能。本设计是一个显示时(2位)分(2位)秒(2位)共六个数字的多功能电子钟。因此将其分频得1Hz的秒钟信号,秒计满60即得1分钟,分满60即得1小时信号,小时满24即得一天。关键词:数字钟,计数器,数码管,模块化设计,VHDL引言本设计采用的VHDL是一种全方位的硬件描述语言具有极强的描述能力能支持系统行为级、寄存器传输级和逻辑门级三个不同层次的设计。当今电子产品正向功能多元化,体积最小

5、化,功耗最低化的方向发展。它与传统的电子产品在设计上的显著区别师大量使用大规模可编程逻辑器件,使产品的性能提高,体积缩小,功耗降低.同时广泛运用现代计算机技术,提高产品的自动化程度和竞争力,缩短研发周期。EDA技术正是为了适应现代电子技术的要求,吸收众多学科最新科技成果而形成的一门新技术。美国ALTERA公司的可编程逻辑器件采用全新的结构和先进的技术,加上MaxplusII(或最新的QUARTUS)开发环境,更具有高性能,开发周期短等特点,十分方便进行电子产品的开发和设计。EDA技术,技术以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述主

6、要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关的开发软件,自动完成用软件的方式设计的电子系统到硬件系统的逻辑编译,逻辑化简,逻辑分割,逻辑映射,编程下载等工作。最终形成集成电子系统或专用集成芯片的一门新技术。本设计利用VHDL硬件描述语言结合可编程逻辑器件进行的,并通过数码管动态显示计时结果。数字钟可以由各种技术实现,如单片机等.利用可编程逻辑器件具有其他方式没有的特点,它具有易学、方便、新颖、有趣、直观设计与实验项目成功率高,理论与实践结合紧密,体积小,容量大,I/O口丰富,易编程和加密等特点。并且它还具有开放

7、的界面,丰富的设计库,模块化的工具以及LPM定制等优良性能,应用非常方便。因此,本设计采用可编程逻辑器件实现。本设计主要研究基于FPGA的数字钟,要求时间以24小时为一个周期,显示时、分、秒。具有校时以及报时功能,可以对时、分及秒进行单独校对,使其校正到标准时间。一、设计分析1.1设计要求1)具有时、分、秒计数显示功能,以24小时循环计时。2)要求走时误差不大于每天10秒。3)具有调节小时、分钟,秒及清零的功能。4)定时闹钟,实现整点报时,又扬声器发出报时声音,发出滴答的声音。可编程逻辑器件及外围电子元器件,设计一个数字电子钟,利用EDA软件(QUAR

8、TUSⅡ)进行编译及仿真,设计输入可采用VHDL硬件描述语言输入法)和原理图输入法,并下载到E

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。