欢迎来到天天文库
浏览记录
ID:12062836
大小:71.50 KB
页数:5页
时间:2018-07-15
《昆明理工大学09数电统考试题b》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、昆明理工大学(统考试卷)(B)学年:2009——2010学年学期:上任课教师:考试科目:数字电子技术基础一、单项选择题(每题一分共9分)1、指出下列各式中哪个是四变量A、B、C、D的最小项(c)A、ABC; B、A+B+C+D; C、ABCD; D、A+B+D2、余3码01101001对应的8421BCD码为(a)。A、00110110B、00111001C、01100110D、100111003、逻辑函数F=AB+AB和G=A+B满足关系(d)A、B、F=GC、FD=GDD、FD=G4、组合逻辑电路通常由(a)组合而成。A.门电路B.触发器C.计数器D.寄存器5、三输入八输出
2、译码器,对任意一组输入值其有效输出个数为(c)。A、3个B、8个C、1个D、11个6、一个四位并行加法器74LS283的输入输出端个数为(c)。A、4入4出B、8入4出C、9入5出D、8入5出7、时序逻辑电路中一定是含(a)A.触发器B.组合逻辑电路C.移位寄存器D.译码器8、用555定时器构成单稳态触发器其输出脉宽为(b)A、0.7RC;B、1.1RC;C、1.4RC;D、1.8RC;9、为实现将D触发器转换为T触发器图所示的虚框内应是(d)TCPDQQA.或非门C.异或门B.与非门D.同或门二、填空题(每空1分,共19分)。1、如果对100个符号进行二进制编码,则至少需要7个位二
3、进制数。2、D/A转换器的位数越多,能分辨的最小输出模拟电压就xiao。数电B,共5页,第5页3、就工作方式而言,时序逻辑电路可分为同步型和异步型。4、JK触发器的特征方程为。5、构造一个模3计数器需要3个状态,2个触发器。6、(41)10=()8=()2=()8421BCD7、将两个漏极和源极结构完全相同、参数对称的NMOS管TN和PMOS管TP的源极和漏极分别相连,两管栅极分别由一对极性相反的电压控制,便组成了CMOS传输门。8、CMOS电路的结构特点是以NMOS管作驱动管,以PMOS管作负载管,以栅极极作为输入端,以漏极极作为输出端。9、用n个触发器构成计数器,可得到最大计数长
4、度是;。10、n位倒置的R-2R梯形网络D/A转换器,单极性输出电压V0=;。三、化简题(每题5分,本大题共10分)1、用代数法化简:2、用卡诺图化简下列函数Y(A、B、C、D)=Σm(0、13、14、15)+Σd(1、2、3、9、10、11)四、已知同步RS触发器输入的波形如下图所示,试画出输出和的波形。(8分)数电B,共5页,第5页CPRS五、某产品有A、B、C、D四项质量指标。规定:A必须满足要求,其它三项中只要有任意两项满足要求,产品就算合格。试设计一个检验产品合格的逻辑电路,用与非门实现。(15分)六、用ROM设计一个多输出组合逻辑电路,画出ROM的码点图。要求输出的逻辑函
5、数式为:(10分)数电B,共5页,第5页七、已知某时序电路如图所示,试写出驱动方程、状态方程,画出状态转换图,说明电路逻辑功能。(15分)DQCPFF0CPQDQCPFF0CPQDQCPFF0CPQFF0FF1FF2CP八、由555定时器构成电路如下图所示,电路参数为R=10KΩΩ,C1=0.01μF,C=100μF,已知电容充放电公式当ui输入一个宽度为20毫秒的负脉冲时,(1)画出C上的电压uc和输出电压uo的对应波形图;(2)输出暂态脉冲宽度的数值。(共14分)uouiC+C1R5+6V5551234678数电B,共5页,第5页数电B,共5页,第5页
此文档下载收益归作者所有