数字电子技术模拟试题6

数字电子技术模拟试题6

ID:11810156

大小:84.00 KB

页数:7页

时间:2018-07-14

数字电子技术模拟试题6_第1页
数字电子技术模拟试题6_第2页
数字电子技术模拟试题6_第3页
数字电子技术模拟试题6_第4页
数字电子技术模拟试题6_第5页
资源描述:

《数字电子技术模拟试题6》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、《数字电子技术》模拟试题6(试卷共7页,答题时间120分钟)题号一二三四五总分统分人得分得分阅卷人一、填空题(每空1分,共16分。)1、(3FF)16=()2=()10=()8421BCD2、OC门称为()门,多个OC门输出端并联到一起可实现()功能。3、消除组合逻辑电路中竞争冒险的方法有()、()等。4、同步RS触发器的特性方程是()。(2分)5、只读存储器ROM主要由()、()、()三部分组成。6、8位DAC的分辨率为()。得分阅卷人二、选择题(每题2分,共20分。请将答案填在下面的表格内)注:考试期间试卷不允许拆开本

2、试卷共7页第7页题号12345678910答案1、常用的BCD码有。A.奇偶校验码B.格雷码C.8421码D.余三码2、当逻辑函数有n个变量时,共有个变量取值组合?A.nB.2nC.n2D.2n3、对于TTL与非门闲置输入端的处理,可以。A.接电源B.通过电阻3kΩ接电源C.接地D.与有用输入端并联4、存储8位二进制信息要个触发器。A.2B.3C.4D.85、欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端。A.J=K=0B.J=Q,K=C.J=,K=QD.J=Q,K=06、若在编码器中有50个编码对象,则要求输

3、出二进制代码位数为位。A.5B.6C.10D.507、在下列逻辑电路中,不是组合逻辑电路的有。A.译码器B.编码器C.全加器D.寄存器8、8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。A.1B.2C.4D.89、为使采样输出信号不失真地代表输入模拟信号,采样频率和输入模拟信号的最高频率的关系是。A.≥B.≤C.≥2D.≤210、要构成容量为4K×8的RAM,需要片容量为256×4的RAM。A.2B.4C.8D.32注:考试期间试卷不允许拆开本试卷共7页第7页得分阅卷人三、判断题(每题1分,共10分,正确的

4、用T表示,错误的用F表示,请将答案填在下面的方格内)题号12345678910答案1、格雷码具有任何相邻码只有一位码元不同的特性。2、逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。3、一般TTL门电路的输出端可以直接相连,实现线与。4、对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。5、施密特触发器有两个稳态。6、优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。7、共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。8、同步时序电路具有统一的时

5、钟CP控制。9、一个N位逐次逼近型A/D转换器完成一次转换要进行N次比较。10、ROM和RAM中存入的信息在电源断掉后都不会丢失。得分阅卷人四、分析题(共34分,第一题6分,第二题12分,第三题8分,第四题8分)1、设触发器的初始状态为0,画出如图所示触发器Q端的波形图。注:考试期间试卷不允许拆开本试卷共7页第7页2、试判断如图所示TTL电路能否按各图要求的逻辑关系正常工作?若电路的接法有错,则修改电路。(a)(b)3、分析如图所示时序逻辑电路的逻辑功能,要求写出驱动方程、状态方程、状态转换表,画出状态转换图,说明是何电路

6、。注:考试期间试卷不允许拆开本试卷共7页第7页4、分析如图所示由555定时器构成电路的工作原理。注:考试期间试卷不允许拆开本试卷共7页第7页得分阅卷人五、设计题(共20分,每题10分)1、试用八选一数据选择器74LS151产生逻辑函数。(写出过程,画出逻辑图) 注:考试期间试卷不允许拆开本试卷共7页第7页2、用74LS138和门电路实现逻辑函数。(写出过程,画出连接图)注:考试期间试卷不允许拆开本试卷共7页第7页

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。