基于fpga的等精度数字频率计设计学士学位论文.doc

基于fpga的等精度数字频率计设计学士学位论文.doc

ID:11705464

大小:840.20 KB

页数:57页

时间:2018-07-13

基于fpga的等精度数字频率计设计学士学位论文.doc_第1页
基于fpga的等精度数字频率计设计学士学位论文.doc_第2页
基于fpga的等精度数字频率计设计学士学位论文.doc_第3页
基于fpga的等精度数字频率计设计学士学位论文.doc_第4页
基于fpga的等精度数字频率计设计学士学位论文.doc_第5页
资源描述:

《基于fpga的等精度数字频率计设计学士学位论文.doc》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、兰州交通大学毕业设计(论文)摘要频率是常用的物理量,工程中很多物理量的测量,如时间测量、速度控制等,都可转化为频率测量。此外,还经常遇到以频率为参数的测量信号,例如流量、转速等。所以频率测量方法的研究越来越受到重视。基于传统测频原理的频率计的测量精度将随被测信号频率的下降而降低,在实用中有较大的局限性,而等精度频率计不但具有较高的测量精度,而且在整个频率区域能保持恒定的测试精度。本课题设计的等精度数字频率计是采用当今电子设计领域流行的EDA技术,以FPGA为核心,配合STC89C51单片机。同时,采用等精度测频原理,

2、实现了0.01Hz--50MHz信号频率的等精度频率测量。此外,该系统还实现测量周期、脉宽、占空比等功能。设计中用一块FPGA芯片EP2C5Q208C8完成各种时序逻辑控制、计数功能。在OuartusII平台上,用VHDL语言编程完成FPGA的软件设计、编译、调试、仿真和下载。用STC89C51单片机作为系统的主控部件,实现整个电路的测试信号控制、数据运算处理、键盘扫描和控制数码管的显示输出。系统将单片机STC89C51的控制灵活性及FPGA芯片的现场可编程性相结合,不但大大缩短了开发研制周期,而且使本系统具有结构紧

3、凑、体积小,可靠性高,测频范围宽、精度高等优点。关键词:频率计;EDA技术;FPGA;单片机51兰州交通大学毕业设计(论文)AbstractFrequencyiscommonlyusedphysicalquantity,lotsofmeasurementofphysicalquantityintheproject,suchasthemeasurementoftime,thecontrolofvelocity,canbechangedintothemeasurementoffrequency.Besides,theme

4、asuredsignalwithafrequencyparameter,suchastherateofflow,therotationalspeed,isoftenencountered.Sotheresearchofthemethodofmeasuringfrequencyhasbecomemoreandmoresignificantintherealapplication.Accordingtotheprinciplesoftraditionalfrequencymeasurement,themeasuremen

5、taccuracyoffrequencymeterwilldecreasewiththesignalfrequencydecrease.butithasmorelimitationsintherealapplication,equalprecisionfrequencymeternotonlyhashighaccuracy,butalsomaintainsconstanttestaccuracyinthewholefrequencyregion.WiththehelpofFPGAandcooperatingwitht

6、hesinglechipcomputerSTC89C51,Thedigitalfrequencydesigninourprogramhasrealizedtheprecisionmeasurementof0.01Hz-50MHzsignalfrequencybyadoptingthecurrentEDAtechniqueprevailingintheelectronicdesignsandusingtheprincipleofmulti-periodsynchronyfrequencymeasurement.Besi

7、des,thesystemcancompletethecycle,pulsewidth,dutycyclemeasurementfunction.Inthisdesign,usinganFPGAchipEP2C5Q208C8completesavarietyoftemporallogiccontrolandcountingfunction.IntheplatformofOuartusII,usingVHDLlanguagecompletesFPGAsoftwaredesign,compiler,debugging,s

8、imulation,anddownload.ByuseoftheSTC89C51singlechipcomputerasthemaincontrollingparts,thecontrolofthetestedsignal,thescanofkeyboardandtheoutputdisplayofLEDcanberealized.Thesys

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。