实验19集成运放参数测试

实验19集成运放参数测试

ID:1149496

大小:85.00 KB

页数:14页

时间:2017-11-08

实验19集成运放参数测试_第1页
实验19集成运放参数测试_第2页
实验19集成运放参数测试_第3页
实验19集成运放参数测试_第4页
实验19集成运放参数测试_第5页
资源描述:

《实验19集成运放参数测试》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验19集成运放参数测试集成运算放大器的主要参数☆输入失调电压VOS☆输入失调电流lOS☆开环差模放大倍数Au☆共模抑制比CMRR☆最大共模输入电压Vctam☆转换速率SR实验意义、目的和对象☆运算放大器应用广泛,性能优劣取决于参数☆实验目的旨在了解集成运放主要参数及意义,掌握其简易测试方法,为设计、制造、运用集成运放奠定基础☆本实验以F007集成运放为对象,测试主要参数。F007外引线排列图,使用电源电压V+=15V,V-=-15V实验原理及方法输入失调电压VOS测试图输入失调电压VOS表达式◆输入失调电压VOS当输入信号为零时,由于运放内差分放大器的不对称性,导致输出信

2、号不为零,这种现象称为运算放大器失调。为使输出电压为零,而在输入端加入一补偿电压,该补偿电压即叫做输入失调电压VOS,下图为测试电路图。调整电位器RM,使输出电压为零,此时输入端电压表指示设为Vi,那么失调电压可用下式表示:实验原理及方法输入失调电压VOS闭环测试图输入失调电压VOS表达式◆输入失调电压VOS输入失调电压实际上就是在输入电压为零时的运放输出电压折合到输入端的电压值,也可采用闭环的方法进行测量,下图给出了测试原理图和计算公式:VOS=VO/AV实验原理及方法I-B测量电路图I+B测量电路图◆输入失调电流IOS运放失调情况下,为使其输出为零而在输入端所加的补偿电

3、流,称为输入失调电流。输入失调电流实际上是输入信号为零时,运放两个输入端的基极偏置电流之差,测试电路和计算公式如下:IOS=I-B-I+B实验原理及方法开环差模放大倍数AV测试电路图◆开环差模放大倍数AV开环差模放大倍数是指放大器在没有外部反馈时的差模直流电压放大倍数,即放大器开环时的输出电压VO与差模输入电压Vi之比。常采用交直流闭环法。测试电路可采用下图电路。图中放大器通过Rf、R1、R2完成直流闭环,通过Rf、C、R完成交流闭环。实验原理及方法共模抑制比CMRR测试电路图◆共模抑制比CMRR运算放大器差模电压放大倍数Ad与共模电压放大倍数AC之比称为共模抑制比CMRR

4、,CMRR反映了放大器对共模信号的抑制能力,测试电路如下。实验原理及方法最大共模输入电压测试电路图◆最大共模输入电压最大共模输入电压ViCM是指运放输出不失真时的最大共模输入电压峰值。下图是ViCM测试电路。实验原理及方法转换速率SR测试电路图◆转换速率SR当给运放输入一个大的阶跃电压时,放大器输出电压的最大变化速率称为转换速率,由于转换速率与闭环电压放大倍数有关,因而一般都规定在增益为1或反相组态下进行测试,下图为测试电路。被测放大器接成电压跟随器,输入信号是前后沿陡直的大幅度方波,在示波器上观察到的输出电压的波形如下图所示。由输出波形的前后沿过渡区求得SR实验步骤和数据

5、处理⊕测试各参数时按相应电路图接好元器件和所需仪器、电源;⊕按相应公式求出参数值以及绘出所需图表;⊕测试结束将元器件,仪器,电源拆下妥善放置。实验注意事项⊕电路中的元件应尽量对称一致,以减小失调对测量结果的影响。⊕开环增益的测试频率应足够低,取20Hz≤f≤40Hz为宜。⊕CMRR的测试频率不宜超过5KHz,输入电压不能超过最大共模输入电压Vicm。⊕SR的测试频率应大于10KHz,Vs的幅值应大于1V。实验思考题⊕试说明测量CMRR时,为什么接在运放正负端的电阻要求严格对称?⊕下面电路为测量VOS的工作原理,说明实际上又为什么不采用这种方法?⊕统编教材:半导体集成电路,第

6、五章。⊕清华编:脉冲数字电路(中册),第七章。⊕《晶体管原理》,统编教材,浙江大学半导体室。⊕张屏英、周佑谟:《晶体管原理》,上海科技版,1985。实验参考资料

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。