资源描述:
《八选一数据选择器(verilog实验报告)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、VerilogHDV数字设计与综合实验报告微电子0901班姓名:袁东明_学号:_04094026-5-一、实验课题:1.八选一数据选择器2.四位数据比较器二、八选一数据选择器Verilog程序:2.1主程序moduleoption(a,b,c,d,e,f,g,h,s0,s1,s2,out);input[2:0]a,b,c,d,e,f,g,h;inputs0,s1,s2;output[2:0]out;reg[2:0]out;always@(aorborcordoreorforgorhors0ors1ors2)begincase({s0,s1,s2})3'd
2、0:out=a;3'd1:out=b;3'd2:out=c;3'd3:out=d;3'd4:out=e;3'd5:out=f;3'd6:out=g;3'd7:out=h;endcaseendendmodule2.2激励程序modulesti;reg[2:0]A,B,C,D,E,F,G,H;regS0,S1,S2;wire[2:0]OUT;-5-optiondtg(A,B,C,D,E,F,G,H,S0,S1,S2,OUT);initialbeginA=3'd0;B=3'd1;C=3'd2;D=3'd3;E=3'd4;F=3'd5;G=3'd6;H=3'd7
3、;S0=0;S1=0;S2=0;#100A=3'd0;B=3'd1;C=3'd2;D=3'd3;E=3'd4;F=3'd5;G=3'd6;H=3'd7;S0=0;S1=0;S2=1;#100A=3'd0;B=3'd1;C=3'd2;D=3'd3;E=3'd4;F=3'd5;G=3'd6;H=3'd7;S0=0;S1=1;S2=0;#100A=3'd0;B=3'd1;C=3'd2;D=3'd3;E=3'd4;F=3'd5;G=3'd6;H=3'd7;S0=0;S1=1;S2=1;#100A=3'd0;B=3'd1;C=3'd2;D=3'd3;E=3'd4;
4、F=3'd5;G=3'd6;H=3'd7;S0=1;S1=0;S2=0;#100A=3'd0;B=3'd1;C=3'd2;D=3'd3;E=3'd4;F=3'd5;G=3'd6;H=3'd7;S0=1;S1=0;S2=1;#100A=3'd0;B=3'd1;C=3'd2;D=3'd3;E=3'd4;F=3'd5;G=3'd6;H=3'd7;S0=1;S1=1;S2=0;#100A=3'd0;B=3'd1;C=3'd2;D=3'd3;E=3'd4;F=3'd5;G=3'd6;H=3'd7;S0=1;S1=1;S2=1;endendmodule三、四位数据比
5、较器3.1主程序modulefourcompare(a,b,c);input[3:0]a,b;output[1:0]c;reg[1:0]c;always@(aorb)beginif(a>b)c=2'd2;elseif(a
6、5-四、实验波形图截图:4.1八选一数据选择器4.2四位数据比较器四、波形分析及实验心得:4.1.波形分析1.八选一数据选择器输入数据为A=000,B=001,C=010,D=011,E=100,F=101,g=110,h=111;S0,S1,S2,为选择控制端,它们组成一个三位数,记为enable,控制数据的输出,其中S0为最高位,S1次之,S2为最低位。当enable=000,输出A;enable=001,输出B;enable=010,输出C;enable=011,输出D;enable=100,输出E;enable=101,输出F;enable=11
7、0,输出G;enable=111,输出H观察波形当enable=000时,输出为000即A;当enable=001时,输出为001,即B;当enable=010时,输出为010即C;当enable=011时,输出为011即D;当enable=100时,输出为100即E;当enable=101时,输出为101,即F;当enable=110时,输出为110即G;当enable=111时,输出为111即G,其结果与理论结果相吻合故验证该设计是正确的。-5-2.四位数据选择器该设计要求比较两个四位数的大小A、B,输出结果为A>B(10)、A=B(00)或A
8、01);观察波形当输入数据当A=0000,B=0001,输出结果为01当A=00