eda课程设计报告郝文磊new

eda课程设计报告郝文磊new

ID:10253856

大小:772.50 KB

页数:22页

时间:2018-06-13

eda课程设计报告郝文磊new_第1页
eda课程设计报告郝文磊new_第2页
eda课程设计报告郝文磊new_第3页
eda课程设计报告郝文磊new_第4页
eda课程设计报告郝文磊new_第5页
资源描述:

《eda课程设计报告郝文磊new》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、EDA课程设计报告题目:4位加法器的设计系别信息工程系专业电气工程及其自动化班级电气092姓名郝文磊学号200907084223指导教师陶雪华22一、设计目的本课程设计的目的,旨在通过上机实验,使学生加深理解EDA技术的基本方法,帮助和培养学生建立利用原理图进行电路设计的基本方法和利用EDA工具软件(Quartus7.2)设计简单数字电子系统的能力。通过该课程设计,使学生掌握原理图输入法及层次化设计的操作步骤,掌握设计电路原理图的编辑、编译、仿真等操作方法,为以后从事有关数字电子系统方面的设计和研究开发工作打下基础。二、设计要求

2、1、通过课程设计使学生能熟练掌握一种EDA软件(Quartus7.2)的使用方法,能熟练进行设计输入、编译、管脚分配、下载等过程。2、通过课程设计使学生能利用EDA软件(Quartus7.2)进行至少一个电子技术综合问题的设计(内容可由老师指定或自由选择),设计输入可采用图形输入法或VHDL硬件描述语言输入法。3、通过课程设计使学生初步具有分析、寻找和排除电子电路中常见故障的能力。4、通过课程设计使学生能独立写出严谨的、有理论根据的、实事求是的、文理通顺的字迹端正的课程设计报告。5、考查形式为:结合课程设计中的能力表现和设计报告

3、,综合评分。6、通过课程设计使学生能熟练掌握一种EDA软件(Quartus7.2)的使用方法,能熟练进行设计输入、编译、管脚分配、下载等过程。7、通过课程设计使学生能利用EDA软件(Quartus7.2)进行至少一个电子技术综合问题的设计(内容可由老师指定或自由选择),设计输入可采用图形输入法或VHDL硬件描述语言输入法。8、通过课程设计使学生初步具有分析、寻找和排除电子电路中常见故障的能力。9、通过课程设计使学生能独立写出严谨的、有理论根据的、实事求是的、文理通顺的字迹端正的课程设计报告。三、设计任务以Altera公司的Qua

4、rtus7.2为工具软件,采用原理图输入法设计一22个4位的加法器,该四位加法器由以下三个步骤完成:(1)采用原理图输入法设计半加器h_adder,生成元件符号,并仿真验证设计结果;(2)采用层次化原理图输入法设计1位全加器f_adder,生成元件符号,并仿真验证设计结果;(3)在1位全加器的基础上,设计4位加法器。四、设计步骤1、QuartusII7.2使用说明(1).新建项目工程使用QuartusII7.2设计一个数字逻辑电路,并用时序波形图对电路的功能进行仿真,同时还可以将设计正确的电路下载到可编程的逻辑器件(CPLD、F

5、PGA)中。因软件在完成整个设计、编译、仿真和下载等这些工作过程中,会有很多相关的文件产生,为了很好的管理这些设计文件,我们在设计电路之前,先要建立一个项目工程,并设置好这个工程能正常工作的相关条件和环境。建立工程的方法和步骤如下:①先在电脑本地硬盘空间建一个用于保存项目的文件夹,文件夹的命名及其保存的路径不能有中文字符。②如右图点击:File菜单,选择下拉列表中的NewProjectWizard...命令,打开建立项目工程的对话框。如下图,出现第一个对话框,让你选择项目工程保存位置、定义项目名称以及设计文件顶层实体名称。22第

6、一栏选择项目工程保存的位置,方法是点击按钮,指向刚才我们在第一步建立的文件夹。如右图,第二栏(项目工程名称)和第三栏(设计实体名称)软件会默认为与之前建立的文件夹名称一致。没有特别需要,我们一般选择软件的默认,不必特意去修改。需要注意的是:以上名称的命名中不能出现中文字符,否则软件的后续工作会出错。完成以上命名工作后,点击Next,进入下一步。如下图对话框:22这一步的工作是让你将之前已经设计好的工程文件添加到本项目工程里来,我们之前没有设计好的文件,因此就跳过这一步,直接点Next,再进入下一步。如下图对话框:22这一步的工作

7、是让你选择好设计文件下载所需要的硬件器件型号,现在我们只做简单的电路设计和仿真,随便指定一个就可以了。以后我们做课程设计或学习《可编程逻辑器件》这门课后,等熟悉了CPLD或FPGA器件以后再根据开发板的器件选择合适的器件型号。点击Next,进入下一步。如下图对话框:这一步是让你选择第三方开发工具,我不需要,直接点击Next,进入下一步。出现下图页面:22以上页面显示刚才我们所做的项目工程设置内容的“报告”。点击Finish,完成新建项目工程的任务。(2).新建设计文件建立好项目工程后,接下来可以开始建立设计文件了。Quartus

8、II7.2软件可以用两种方法来建立设计文件,一种是利用软件自带的元器件库,以编辑电路原理图的方式来设计一个数字逻辑电路,另一种方法是应用硬件描述语言(如VHDL或Verilog)以编写源程序的方法来设计一个数字系统电路。作为初学者,我们先学会用编辑原理图的方法来

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。