第6节 xilinx fpga芯片底层单元的使用

第6节 xilinx fpga芯片底层单元的使用

ID:9873768

大小:60.00 KB

页数:14页

时间:2018-05-13

第6节 xilinx fpga芯片底层单元的使用_第1页
第6节 xilinx fpga芯片底层单元的使用_第2页
第6节 xilinx fpga芯片底层单元的使用_第3页
第6节 xilinx fpga芯片底层单元的使用_第4页
第6节 xilinx fpga芯片底层单元的使用_第5页
资源描述:

《第6节 xilinx fpga芯片底层单元的使用》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第6节XilinxFPGA芯片底层单元的使用XilinxFPGA芯片4.6.1Xilinx全局时钟网络的使用在Xilinx系列FPGA产品中,全局时钟网络是一种全局布线资源,它可以保证时钟信号到达各个目标逻辑单元的时延基本相同。其时钟分配树结构如图4-108所示。 图4-108XilinxFPGA全局时钟分配树结构针对不同类型的器件,Xilinx公司提供的全局时钟网络在数量、性能等方面略有区别,下面以Virtex-4系列芯片为例,简单介绍FPGA全局时钟网络结构。Virtex-4系列FPGA利用1.2V、90nm三栅极氧化层技术制造而

2、成,与前一代器件相比,具备灵活的时钟解决方案,多达80个独立时钟与20个数字时钟管理器,差分全局时钟控制技术将歪斜与抖动降至最低。以全铜工艺实现的全局时钟网络,加上专用时钟缓冲与驱动结构,从而可使全局时钟到达芯片内部所有的逻辑可配置单元,且I/O单元以及块RAM的时延和抖动最小,可满足高速同步电路对时钟触发沿的苛刻需求。在FPGA设计中,FPGA全局时钟路径需要专用的时钟缓冲和驱动,具有最小偏移和最大扇出能力,因此最好的时钟方案是由专用的全局时钟输入引脚驱动的单个主时钟,去钟控设计项目中的每一个触发器。只要可能就应尽量在设计项目中采用

3、全局时钟,因为对于一个设计项目来说,全局时钟是最简单和最可预测的时钟。在软件代码中,可通过调用原语IBUFGP来使用全局时钟。IBUFGP的基本用法是:IBUFGPU1(.I(clk_in),.O(clk_out));全局时钟网络对FPGA设计性能的影响很大,所以本书在第11章还会更深入、更全面地介绍全局时钟网络以及相关使用方法。4.6.2DCM模块的使用1.DCM模块的组成和功能介绍数字时钟管理模块(DigitalClockManager,DCM)是基于Xilinx的其他系列器件所采用的数字延迟锁相环(DLL,DelayLocked

4、Loop)模块。在时钟的管理与控制方面,DCM与DLL相比,功能更强大,使用更灵活。DCM的功能包括消除时钟的延时、频率的合成、时钟相位的调整等系统方面的需求。DCM的主要优点在于:①实现零时钟偏移(Skew),消除时钟分配延迟,并实现时钟闭环控制;②时钟可以映射到PCB上用于同步外部芯片,这样就减少了对外部芯片的要求,将芯片内外的时钟控制一体化,以利于系统设计。对于DCM模块来说,其关键参数为输入时钟频率范围、输出时钟频率范围、输入/输出时钟允许抖动范围等。DCM共由四部分组成,如图M所示。其中最底层仍采用成熟的DLL模块;其次分别

5、为数字频率合成器(DFS,DigitalFrequencySynthesizer)、数字移相器(DPS,DigitalPhaseShifter)和数字频谱扩展器(DSS,DigitalSpreadSpectrum)。不同的芯片模块的DCM输入频率范围是不同的,例如:。图4-109DCM功能块和相应的信号1)DLL模块DLL主要由一个延时线和控制逻辑组成。延时线对时钟输入端CLKIN产生一个延时,时钟分布网线将该时钟分配到器件内的各个寄存器和时钟反馈端CLKFB;控制逻辑在反馈时钟到达时采样输入时钟以调整二者之间的偏差,实现输入和输出的

6、零延时,如图4-110所示。具体工作原理是:控制逻辑在比较输入时钟和反馈时钟的偏差后,调整延时线参数,在输入时钟后不停地插入延时,直到输入时钟和反馈时钟的上升沿同步,锁定环路进入“锁定”状态,只要输入时钟不发生变化,输入时钟和反馈时钟就保持同步。DLL可以被用来实现一些电路以完善和简化系统级设计,如提供零传播延迟,低时钟相位差和高级时钟区域控制等。图4-110DLL简单模型示意图在Xilinx芯片中,典型的DLL标准原型如图4-111所示,其管脚分别说明如下:图4-111XilinxDLL的典型模型示意图CLKIN(源时钟输入):DL

7、L输入时钟信号,通常来自IBUFG或BUFG。CLKFB(反馈时钟输入):DLL时钟反馈信号,该反馈信号必须源自CLK0或CLK2X,并通过IBUFG或BUFG相连。RST(复位):控制DLL的初始化,通常接地。CLK0(同频信号输出):与CLKIN无相位偏移;CLK90与CLKIN有90度相位偏移;CLK180与CLKIN有180度相位偏移;CLK270与CLKIN有270度相位偏移。CLKDV(分频输出):DLL输出时钟信号,是CLKIN的分频时钟信号。DLL支持的分频系数为1.5,2,2.5,3,4,5,8和16。CLK2X(两

8、倍信号输出):CLKIN的2倍频时钟信号。LOCKED(输出锁存):为了完成锁存,DLL可能要检测上千个时钟周期。当DLL完成锁存之后,LOCKED有效。在FPGA设计中,消除时钟的传输延迟,实现高扇出最简单的方法就是用

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。