欢迎来到天天文库
浏览记录
ID:9077174
大小:2.95 MB
页数:80页
时间:2018-04-16
《高速1553b总线接口的设计及实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、西安电子科技大学学位论文独创性声明秉承学校严谨的学风和优良的科学道德,本人声明所呈交的论文是我个人在导师指导下进行的研究工作及取得的研究成果。尽我所知,除了文中特别加以标注和致谢中所罗列的内容以外,论文中不包含其他人已经发表或撰写过的研究成果;也不包含为获得西安电子科技大学或其它教育机构的学位或证书而使用过的材料。与我一同工作的同志对本研究所做的任何贡献均已在论文中做了明确的说明并表示了谢意。申请学位论文与资料若有不实之处,本人承担一切法律责任。本人签名:型0j鸱一关于论文使用授权的说明本人完全了解西安电子科技大学有关保留和使用学位论文的规定,即:研究生在校攻读学位
2、期间论文工作的知识产权单位属西安电子科技大学。学校有权保留送交论文的复印件,允许查阅和借阅论文;学校可以公布论文的全部或部分内容,可以允许采用影印、缩印或其它复制手段保存论文。同时本人保证,毕业后结合学位论文研究课题再撰写的文章一律署名单位为西安电子科技大学。本人签名:蛊蟛日期皇!!!:兰:也导师签名接口处理器,由于1553B总线接口芯片设计的复杂性,现在市场上可用的芯片多从国外公司进口,价格高昂,最新一代产品仍然对华禁运。.国内生产出的该类产品性能相对落后,传输速率低,已不能适应系统对高传输速率的要求。所以独立研发1553B协议处理器对于我国国防建设和国民经济的发
3、展具有重大意义。本文在深入研究M几.STD.1553B协议GJB289A-97标准,M几.HDBK.1553A及GJB/Z209.2002应用手册,国外主流芯片设计和使用手册的基础上;确定整体架构,模块划分;完成各子模块的正向设计和仿真验证,最后在FPGA上通过板级调试。本文重点介绍曼彻斯特编解码器、总线控制器(BC)、远程终端(RT)和其它模块的设计,详细给出各模块的逻辑框图、端口信息、仿真结果。测试结果表明设计出的1553B总线接口具有高速(10Mbps),高可靠性,实时性等优点,而且兼容低速1553B产品。关键词:1553B总线FPGAVefilog曼彻斯特码
4、Sofhigh-speed,highreliability,real-timein1553Bbusmakeitandcivilfieldsanddevelopedintoaninternationallyrecognizedstandarddatabus.Themostcriticalpartin1553Bbussystemisbusinterfaceprocessor,duetothecomplexityof1553Bbusinterfacedesign,atpresentthechipavailableonthemarketareimportsfromforei
5、gncompanies,allthismakeitSOexpensive,thelatestgenerationproductsarestillembargoagainstChina.Thedomestic1553Bbuschiparelagbehindtheworld,thelowtransmissionrateofthisproductmakeitcannotmeetthesystemrequirementsforusageofhightransmissionrate.Therefore,researchanddevelopmentof1553Bprotocol
6、processorhassignificantmeaningsfortheconstructionofnationaldefenceandthedevelopmentofnationaleconomy.BasedonthedeepstudyofM也-STD一1553BprotocolandGJ-B289A·97standard,M几-HDBK一1553AandGJB/Z209—2002applicationhandbooLdesignerandusermanualofforeignmainstreamchip.Thendeterminetheoverallstruc
7、ture,moduledivision,completethesub··moduledesignandsimulation,atlastcompleteboard-·leveldebuggingonFPGA.ThispaperprimarilyintroducethedesignofManchestercodec,buscontroller(BC),remoteterminal(RT)andothermodules,givethelogicaldiagram,portinformationandsimulationresultsofeachsub·modules
此文档下载收益归作者所有