pcb走线常用的规则

pcb走线常用的规则

ID:8979731

大小:127.50 KB

页数:9页

时间:2018-04-13

上传者:U-5734
pcb走线常用的规则_第1页
pcb走线常用的规则_第2页
pcb走线常用的规则_第3页
pcb走线常用的规则_第4页
pcb走线常用的规则_第5页
资源描述:

《pcb走线常用的规则》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

PCB走线常用的规则PCB走线常用的规则:1:低频的的数字信号线,10-20mil就可以了。高频信号线要走等长的蛇形线。2:电源,地线。一般来说根据系统的功耗需求而定。一般数字系统基本上走30-50mil。如果电流再大的可以根据实际情况加粗或者增加电源管理散热处理等。3:模拟信号和数字信号的隔离。尤其是模拟地和数字地最好在两片地之间串联一个或者几个磁阻。关于PCI卡的PCB布线规则感觉不错,转载在此,只为传播更多知识!   PCI卡的布线比较讲究,这是PCI信号的特点决定的。在常规性的高频数字电路设计中我们总是力求避免阻抗不匹配造成的信号反射、过冲、振铃、非单调性现象,但是PCI信号却恰恰是利用了信号的反射原理来传输物理信号,为使能够合理利用信号反射同时又尽力避免较大的过冲、振铃和非单调性等副作用,PCI-SIG在PCI规范中对PCB物理实现做了一些规定。   PCI-SIG推荐PCI卡使用四层PCB板,PCI-SIG规定的PCI连接器的信号分布也正是为便于四层板布线而优化定义的。PCI-SIG对PCI控制器的引脚分布也做了一个推荐性的示意图,实际上AMCC、PLX、OXFORD等PCI控制器生产商也执行了这个推荐,在这个推荐的pin分布下,使用两层PCB板实际上也是很方便布线的,但是如果PCI卡系统硬件很复杂,需要多个电源分割层面的情况下还是多层PCB更好。   PCI卡上任何一个PCI信号仅能连接到一个负载(包括也不能另外连接到一个上拉电阻)。除了CLK,RST,INTA#~INTD#,JTAG这些pin之外,所有pin从金手指与卡座的接触点算起到负载端不得大于1.5inch;CLK信号长度为2.5+-0.1inch,这个长度有点长,所以许多情况下需要绕弯走线以达到长度要求,这就是为什么常常在PCI卡上见到CLK的蛇形走线的原因;对其余几个pin没有特殊规定。多层PCB时信号走线不要跨越不同的电源层面(至少,存在分割电源层面的那一层应位于PCB的另一面),这也就是为什么常常见到PCI卡上A面金手指走上来的所有信号往往都打个过孔走到B面(元件面)的原因。   每个PCI信号的特性阻抗为60~100欧姆,负载电容不得超过10pf,IC的IO Pad应能够承受-3.5V的下冲和+7.1V的信号过冲。对于AMCC、PLX、OXFORD等PCI控制器生产商来说,他们的控制器IC都满足这些规定,用户不必考虑,但是如果使用CPLD/FPGA来实现PCI控制器则必须考虑使用的型号是否满足这些规定,一般Altera、Xilinx等CPLD/FPGA厂商会在其数据手册中明确声明该型号CPLD/FPGA是否兼容PCI信号规范。   好了,普通32位33MHzPCI卡的布线还是比较简单的,主要满足长度要求就可以了。其实如果没有非常严格按照布线要求来作的话一般也不会出现问题,但是根据主板芯片组不同,一旦引发信号兼容性问题,要硬件调试PCI卡,那将是电路设计中最痛苦的经历了。总结:PCB设计中的注意事项作为一个电子工程师设计电路是一项必备的硬功夫,但是原理设计再完美,如果电路板设计不合适性能将大打折扣,严重时甚至不能正常工作总结出以下一些PCB设计中应该注意的地方,希望能对您有所启示不管用什么软件,PCB设计有个大致的程序,按顺序来会省时省力,因此我将按制作流程来介绍一下(由于protel界面风格与windows视窗接近,操作习惯也相近,且有强大的仿真功能,使用的人比较多,将以此软件作说明)原理图设计是前期准备工作,经常见到初学者为了省事直接就去画PCB板了,这样将得不偿失,对简单的板子,如果熟练流程,不妨可以跳过但是对于初学者一定要按流程来,这样一方面可以养成良好的习惯,另一方面对复杂的电路也只有这样才能避免出错在画原理图时,层次设计时要注意各个文件最后要连接为一个整体,这同样对以后的工作有重要意义由于,软件的差别有些软件会出现看似相连实际未连(电气性能上)的情况如果不用相关检测工具检测,万一出了问题,等板子做好了才发现就晚了因此一再强调按顺序来做的重要性,希望引起大家的注意 原理图是根据设计的项目来的,只要电性连接正确没什么好说的下面我们重点讨论一下具体的制板程序中的问题[本帖最后由anboapple于2010-1-2915:36编辑]搜索更多相关主题的帖子:设计电路板设计硬功夫程序风格相关主题·USB芯片HOST电路及PCB设计的注意事项·Protel布线设计注意事项·DRC检测出错·Allegro线宽、间距、等长、差分UID187921 帖子47 精华0 威望0 芯币135枚 E金币0枚 阅读权限10 在线时间31小时 注册时间2010-1-9 最后登录2012-7-10 查看详细资料回复 | 引用 | 评分 | 建议精华 | 建议删除 | 道具TOP↑anboapple 一粒金砂 芯币135枚  E金币0枚 ·个人空间·发短消息·加为好友沙发大中小发表于2010-1-2911:04 只看该作者l、制作物理边框封闭的物理边框对以后的元件布局、走线来说是个基本平台,也对自动布局起着约束作用,否则,从原理图过来的元件会不知所措的但这里一定要注意精确,否则以后出现安装问题麻烦可就大了还有就是拐角地方最好用圆弧,一方面可以避免尖角划伤工人,同时又可以减轻应力作用以前我的一个产品老是在运输过程中有个别机器出现面壳PCB板断裂的情况,改用圆弧后就好了2、元件和网络的引入 ·当前离线 anboapple的全部文章把元件和网络引人画好的边框中应该很简单,但是这里往往会出问题,一定要细心地按提示的错误逐个解决,不然后面要费更大的力气这里的问题一般来说有以下一些:元件的封装形式找不到,元件网络问题,有未使用的元件或管脚,对照提示这些问题可以很快搞定的3、元件的布局元件的布局与走线对产品的寿命、稳定性、电磁兼容都有很大的影响,是应该特别注意的地方一般来说应该有以下一些原则:3.l放置顺序先放置与结构有关的固定位置的元器件,如电源插座、指示灯、开关、连接件之类,这些器件放置好后用软件的LOCK功能将其锁定,使之以后不会被误移动再放置线路上的特殊元件和大的元器件,如发热元件、变压器、IC等最后放置小器件3.2注意散热元件布局还要特别注意散热问题对于大功率电路,应该将那些发热元件如功率管、变压器等尽量靠边分散布局放置,便于热量散发,不要集中在一个地方,也不要高电容太近以免使电解液过早老化4、布线布线原则走线的学问是非常高深的,每人都会有自己的体会,但还是有些通行的原则的 ◆高频数字电路走线细一些、短一些好◆大电流信号、高电压信号与小信号之间应该注意隔离(隔离距离与要承受的耐压有关,通常情况下在2KV时板上要距离2mm,在此之上以比例算还要加大,例如若要承受3KV的耐压测试,则高低压线路之间的距离应在3.5mm以上,许多情况下为避免爬电,还在印制线路板上的高低压之间开槽)◆两面板布线时,两面的导线宜相互垂直、斜交、或弯曲走线,避免相互平行,以减小寄生耦合;作为电路的输人及输出用的印制导线应尽量避兔相邻平行,以免发生回授,在这些导线之间最好加接地线◆走线拐角尽可能大于90度,杜绝90度以下的拐角,也尽量少用90度拐角◆同是地址线或者数据线,走线长度差异不要太大,否则短线部分要人为走弯线作补偿◆走线尽量走在焊接面,特别是通孔工艺的PCB◆尽量少用过孔、跳线◆单面板焊盘必须要大,焊盘相连的线一定要粗,能放泪滴就放泪滴,一般的单面板厂家质量不会很好,否则对焊接和RE-WORK都会有问题◆大面积敷铜要用网格状的,以防止波焊时板子产生气泡和因为热应力作用而弯曲,但在特殊场合下要考虑GND的流向,大小,不能简单的用铜箔填充了事,而是需要去走线◆元器件和走线不能太靠边放,一般的单面板多为纸质板,受力后容易断裂,如果在边缘连线或放元器件就会受到影响 ◆必须考虑生产、调试、维修的方便性对模拟电路来说处理地的问题是很重要的,地上产生的噪声往往不便预料,可是一旦产生将会带来极大的麻烦,应该未雨绸缎对于功放电路,极微小的地噪声都会因为后级的放大对音质产生明显的影响;在高精度A/D转换电路中,如果地线上有高频分量存在将会产生一定的温漂,影响放大器的工作这时可以在板子的4角加退藕电容,一脚和板子上的地连,一脚连到安装孔上去(通过螺钉和机壳连),这样可将此分量虑去,放大器及AD也就稳定了另外,电磁兼容问题在目前人们对环保产品倍加关注的情况下显得更加重要了一般来说电磁信号的来源有3个:信号源,辐射,传输线晶振是常见的一种高频信号源,在功率谱上晶振的各次谐波能量值会明显高出平均值可行的做法是控制信号的幅度,晶振外壳接地,对干扰信号进行屏蔽,采用特殊的滤波电路及器件等需要特别说明的是蛇形走线,因为应用场合不同其作用也是不同的,在电脑的主板中用在一些时钟信号上,如PCIClk、AGP-Clk,它的作用有两点:1、阻抗匹配2、滤波电感对一些重要信号,如INTELHUB架构中的HUBLink,一共13根,频率可达233MHZ,要求必须严格等长,以消除时滞造成的隐患,这时,蛇形走线是唯一的解决办法 一般来讲,蛇形走线的线距>=2倍的线宽;若在普通PCB板中,除了具有滤波电感的作用外,还可作为收音机天线的电感线圈等等5、调整完善完成布线后,要做的就是对文字、个别元件、走线做些调整以及敷铜(这项工作不宜太早,否则会影响速度,又给布线带来麻烦),同样是为了便于进行生产、调试、维修敷铜通常指以大面积的铜箔去填充布线后留下的空白区,可以铺GND的铜箔,也可以铺VCC的铜箔(但这样一旦短路容易烧毁器件,最好接地,除非不得已用来加大电源的导通面积,以承受较大的电流才接VCC)包地则通常指用两根地线(TRAC)包住一撮有特殊要求的信号线,防止它被别人干扰或干扰别人如果用敷铜代替地线一定要注意整个地是否连通,电流大小、流向与有无特殊要求,以确保减少不必要的失误6、检查核对网络有时候会因为误操作或疏忽造成所画的板子的网络关系与原理图不同,这时检察核对是很有必要的所以画完以后切不可急于交给制版厂家,应该先做核对,后再进行后续工作7、使用仿真功能完成这些工作后,如果时间允许还可以进行软件仿真特别是高频数字电路,这样可以提前发现一些问题,大大减少以后的调试工作量UID187921 帖子47 精华0 威望0 芯币135枚 E金币0枚 阅读权限10 在线时间31小时 注册时间2010-1-9 最后登录2012-7-10 查看详细资料回复 | 引用 | 评分 | 建议精华 | 建议删除 | 道具TOP↑anboapple板凳大中小发表于2010-1-2915:35 只看该作者powerpcb开始的设置:1.  一粒金砂 芯币135枚  E金币0枚 ·个人空间·发短消息·加为好友·当前离线 anboapple的全部文章设置钻孔对,对于pcb中用到的钻孔对药清楚,一般是top到bottom层。呵呵,如果有埋孔和盲孔就要再设置了。2.设置pcb的布线规则之类的,3.导入原理图的网表,然后同步起来logic和pcb,再执行Tools/DisperseComponent打散元器件。4.设置颜色5.设置过孔setup/PadStacks6.设置布线角度和DRC检查Tools/Options中的Design选项卡7.设置布线的参数,Tools/Options中的Routing选项卡8.设置设计栅格和过孔栅格Tools/Options中的Grids选项卡UID187921 帖子47 精华0 威望0 芯币135枚 E金币0枚 阅读权限10 在线时间31小时 注册时间2010-1-9 最后登录2012-7-10 查看详细资料回复 | 引用 | 评分 | 建议精华 | 建议删除 | 道具TOP↑anboapple 一粒金砂 芯币135枚  E金币0枚 ·个人空间·发短消息·加为好友·当前离线4楼大中小发表于2010-1-2915:43 只看该作者关于在powerpcb中快速绕线的方法:第一步:在setup/preferences面板的design下的miters中设置为arc,且ratio为3.5。第二步:布直角的线。第三步:选中该线,右击鼠标,选中addmiters命令即可很快画出绕线。你可先走直角线,把线绕等长,但一般要饶长一点,因为在直角生成弧度角后,线长将变短!第一步,走直角线第二步,按着shift点线,选中后,右键点出菜单,选择“addmiters”,这样就可得到点特性比较好的弧形走线了,而且也比较快!显示覆铜外框必须在preferences->split/mixedplane->mixedplanedisplay中设置快捷键:R改变显示线宽到;W改变线宽到QL  anboapple的全部文章快速测量配线长度,使用方法:首先选中线段,网络或者配线对,然后输入QL就会得到报告。Q快速测量,可以测量dx,dy,之类的。PO自动覆铜外形显示切换;O用外形显示焊盘和配线;N用来让NET高亮显示,如NGND高亮显示地。对于差分信号线实用的解释:差分线实际上是两条平行的耦合线,耦合线的两个导体电压幅度相等、相位相反。比如你经常在电路图上看到TX+和TX-就是一对差分线。因为差分线又阻抗要求,所以一对差分线线宽、线据都有具体要求。走差分线的好处是减少串扰,在传输不连续时减少损失。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。
关闭