单片机课程设计(简易门铃)

单片机课程设计(简易门铃)

ID:805377

大小:525.53 KB

页数:14页

时间:2017-09-05

单片机课程设计(简易门铃)_第1页
单片机课程设计(简易门铃)_第2页
单片机课程设计(简易门铃)_第3页
单片机课程设计(简易门铃)_第4页
单片机课程设计(简易门铃)_第5页
资源描述:

《单片机课程设计(简易门铃)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、单片机课程设计论文设计题目:基于单片机的简易门铃的设计学院:汽车学院班级:电气工程及其自动化3班成员名单:摘要:本文设计了一种基于单片机的“叮咚”门铃,主要有键盘,音频功率放大器,AT89C51单片机,扬声器等构成,通过单片机定时/计数器T0来产生700Hz和500Hz的频率来使扬声器发出“叮咚”声音。1在现代电子产品中,“叮咚”门铃以它成本低,方便快捷等优点占据了很大的市场空间。本课程设计是基于单片机的“叮咚”门铃,通过单片机控制输出频率,由音频功率放大器LM386放大给扬声器,使之发出叮咚声。虽然功能简单,但是由于其操作简单得到了广泛的应用。2主要技术指标是当按下开关SP

2、1,AT89S51单片机产生“叮咚”声从P1.0端口输出到LM386,经过放大之后送入喇叭。关键词:AT89C51单片机;扬声器;频率;目录一、设计任务及方案分析……………………………….……41、设计任务及要求………………………………….…..42、总体方案设计…………………………………….…..4二、芯片功能简介………………………………………….…5三、硬件系统电路设计…………………………………….…81、系统板上硬件连线…………………………………...82、硬件连接图及其电路仿真…………………………...9四、软件编程调试及性能分析……………………….……..101、程

3、序流程图……………………………………….…102、汇编源程序…………………………………….……12五、总结……………………………………………………...13参考文献………………………………………………….......14谢辞…………………………………………………………...14一、设计任务及方案分析1、设计任务及要求当按下开关SP1,单片机产生“叮咚”声从P1.0端口输出到经过放大之后送入喇叭。具体实施如下:(1)按以上要求制定设计方案,并绘制出系统工作框图,绘制程序流程图;(2)按要求设计单片机的外围电路,给出电路原理图;(3)单片机仿真器、电路板、电源等硬件正确可靠地连接

4、;(4)利用仿真器、单片机及电路板进行程序设计与调试;2、总体方案设计针对本课题的设计任务,进行分析得到:本次设计是利用单片机实现对扬声器发声的,控制采用按钮操作,AT89C51单片机进行控制,由音频功率放大器进行放大,最后使扬声器发出“叮咚”声音。单片机AT89C51按钮晶振电路音频放大器扬声器图1“叮咚”门铃总体设计框图该系统的设计在总体上分为以下几个部分:1单片机控制部分;2音频功率放大器部分;3扬声器输出部分。二、芯片功能简介AT89C51是一种带4K字节闪烁可编程可擦除只读存储器(FPEROM—FalshProgrammableandErasableReadOnly

5、Memory)的低电压,高性能CMOS8位微处理器,俗称单片机。AT89C2051是一种带2K字节闪烁可编程可擦除只读存储器的单片机。单片机的可擦除只读存储器可以反复擦除100次。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89C51是一种高效微控制器,AT89C2051是它的一种精简版本。AT89C51单片机为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。1.主要特性:·与MCS-51兼容·4K字节可编程闪烁存储器寿命:1000写/擦循环数据保留时

6、间:10年·全静态工作:0Hz-24Hz·三级程序存储器锁定·128*8位内部RAM·32可编程I/O线·两个16位定时器/计数器·5个中断源·可编程串行通道·低功耗的闲置和掉电模式·片内振荡器和时钟电路2.管脚说明:VCC:供电电压。GND:接地。P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。  P1口:P1口是一个内部提供上拉电阻的8

7、位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。 P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。