数字逻辑电路第4章触发器.ppt

数字逻辑电路第4章触发器.ppt

ID:61764163

大小:938.00 KB

页数:60页

时间:2021-03-19

数字逻辑电路第4章触发器.ppt_第1页
数字逻辑电路第4章触发器.ppt_第2页
数字逻辑电路第4章触发器.ppt_第3页
数字逻辑电路第4章触发器.ppt_第4页
数字逻辑电路第4章触发器.ppt_第5页
资源描述:

《数字逻辑电路第4章触发器.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第四章触发器4.1基本触发器4.2同步触发器第4章目录4.6触发器的逻辑功能表示方法及转换4.3主从触发器4.4边沿触发器4.5时钟触发器的功能分类和转换触发器具有什么功能?形象地说,它具有“一触即发”的功能。在输入信号的作用下,它能够从一种状态(0或1)转变成另一种状态(1或0)。触发器具有什么特点?触发器的输出状态不仅和当时的输入有关,还与它的历史状态有关。触发器具有记忆功能!和门电路一样,触发器也是构成各种复杂数字系统的基本逻辑单元。触发器的基本逻辑功能是可以保存1位二进制信息。概述组合逻辑电

2、路...当时的输入...当时的输出构成组合逻辑电路的基本单元是门电路在前面所学习的组合逻辑电路中,仅仅决定于而在“时序逻辑电路”中,时序逻辑电路...当时的输入...当时的输出...过去的输出这,就要求时序逻辑电路必须具有记忆功能!不仅与有关而且与有关我们将要学习的“触发器”,它就具有记忆功能。第4章4.1触发器有两个重要特点:(1)触发器具有两个能自行保持的稳定的工作状态‘0’和‘1’。(2)根据不同的输入信号触发器可以置成‘0’状态或‘1’状态,具有记忆功能。触发器的现态和次态:触发器接收输入信

3、号之前的状态叫现态:Qn触发器接收输入信号之后的状态叫次态:Qn+1第4章4.1功能分类:RS型触发器JK型触发器D型触发器T型触发器T型触发器结构分类:基本型(RS)同步型(RS)主从型(RS、JK)边沿型(维持阻塞、利用传输门、利用传输延时)(RS、D、JK)§4.1基本RS触发器&a&bQ反馈反馈两个输出端复位输入端置位输入端使Q端为0使Q端为1正是由于引入反馈,才使电路具有记忆功能!(1).设Q的初始状态为1(2).设Q的初始状态为00110101010011.设=1,=0结论:当=1、=

4、0时,不管Q端的初始状态是什么,最终必为0!QQabQQab11原理演示(1).设Q的初始状态为0(2).设Q的初始状态为1011101010101102.输入=0,=1时:结论:当=0、=1时,不管Q端的初始状态是什么,最终必为1!QQabQQab原理演示(1).设Q的初始状态为0(2).设Q的初始状态为11001100101QQab3.输入=1,=1时:结论:当=1、=1时,不管Q的初始状态是什么,最终保持原状态!101111QQab原理演示114.输入=0,=0时:QQabXX00不管Q的初始

5、状态是什么,当==0同时存在时,Q、全是1。禁用原理演示SR000111Q=1第4章4.2SR0011SR001011Q=0SD先变RD先变存在过度过程S、R的0状态同时消失后Q状态不确定假设b门翻转快11011100QQab当==0同时变为1时,翻转快的门输出变为0,另一个门则不翻转。001111假设a门翻转快QQab1100当==0同时变为1时,翻转快的门输出变为0,另一个门则不翻转。00XX11QQab当==0且同时变为1时,翻转快的门输出变为0,另一个门则不翻转。一般并不了解门的翻转速度,故

6、而该电路的输出端可能处于不确定状态。通常“禁止”和出现这种变化。110011111010100001010111000禁用1*001禁用1*SRQnQn+1特性表保持置‘0’置‘1’00不定,禁止SRQ简化特性表10001111保持功能表演示例:画出基本RS触发器的输出端波形图,假设Q端的初始状态为0。QQQQab第4章4.22.动作特点由于输入信号直接加在基本RS触发器的输出门上,输入信号在全部作用时间里都能改变输出端Q和Q的状态。SD(低电平有效)或SD(高电平有效)称直接置位端;RD(低电平有

7、效)或RD(高电平有效)称直接复位端。基本RS触发器亦称之为置位、复位触发器。SDRDQQ输入低电平有效Q的非基本RS触发器符号:第4章4.2用或非门构成的基本RS触发器输入高电平有效第4章4.2用与非门构成的基本RS触发器110011111010100001010111000禁用1*001禁用1*SDRDQnQn+1特性表保持置‘0’置‘1’用或非门构成的基本RS触发器000000111011100101000110110禁用0*111禁用0*SDRDQnQn+1特性表保持置‘1’置‘0’第4章4

8、.2状态不定二、同步RS触发器CP时钟脉冲未到,即CP=0时,C、D门被封锁,无论S、R端加什么信号它们输出全是1,触发器保持原来状态不变。同步时钟脉冲触发方式:电位触发在CP=1时,R、S的变化才能引起触发器翻转。为正电位触发。第4章4.21.电路结构与工作原理&&ABQQRD&&RSDCDSCP“同步”的含义:由时钟CP决定R、S能否对输出端起控制作用。0被封锁被封锁11输出保持原态输出保持原态不管R、S取何种组合,输出都保持原态!SDRDQQabcdSRCP1被

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。