第八常用组合逻辑器件及应用编码器ppt课件.ppt

第八常用组合逻辑器件及应用编码器ppt课件.ppt

ID:59239057

大小:539.00 KB

页数:33页

时间:2020-09-26

第八常用组合逻辑器件及应用编码器ppt课件.ppt_第1页
第八常用组合逻辑器件及应用编码器ppt课件.ppt_第2页
第八常用组合逻辑器件及应用编码器ppt课件.ppt_第3页
第八常用组合逻辑器件及应用编码器ppt课件.ppt_第4页
第八常用组合逻辑器件及应用编码器ppt课件.ppt_第5页
资源描述:

《第八常用组合逻辑器件及应用编码器ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第八章常用组合逻辑器件及应用8.1编码器把二进制码按一定规律编排,使每组代码具有一特定的含义,称为编码。具有编码功能的逻辑电路称为编码器。n位二进制代码有2n种组合,可以表示2n个信息。要表示N个信息所需的二进制代码应满足2nN一.二进制编码器将输入信号编成二进制代码的电路。即用n位二进制代码表示N个信号的电路。(1)分析要求并确定二进制代码的位数:输入有8个信号,即N=8,根据2nN的关系,即n=3,即输出为三位二进制代码。例:设计一个编码器,满足以下要求:(1)将I0、I1、…I78个信号编成二进制代码。(2)编码器每次只能对

2、一个信号进行编码,不允许两个或两个以上的信号同时有效。(3)设输入信号高电平有效。解:001011101000010100110111I0I1I2I3I4I5I6I7(2)列编码表:输入输出Y2Y1Y0(3)写出逻辑式并转换成“与非”式Y2=I4+I5+I6+I7=I4I5I6I7...=I4+I5+I6+I7Y1=I2+I3+I6+I7=I2I3I6I7...=I2+I3+I6+I7Y0=I1+I3+I5+I7=I1I3I5I7...=I1+I3+I5+I7(4)画出逻辑图10000000111I7I6I5I4I3I1I2&&&11

3、11111Y2Y1Y0列编码表:四位二进制代码可以表示十六种不同的状态,其中任何十种状态都可以表示0~9十个数码,最常用的是8421码。8421BCD码编码表000输出输入Y1Y2Y00(I0)1(I1)2(I2)3(I3)4(I4)5(I5)6(I6)7(I7)8(I8)9(I9)Y30001110100001111000110110000000000111二–十进制编码器将十进制数0~9编成二进制代码的电路写出逻辑式并化成“与非”关系十键8421码编码器的逻辑图动画+5V&Y3&Y2&Y1&Y0I0I1I2I3I4I5I6I7I8

4、I91K×10S001S12S23S34S45S56S67S78S89S9001100当有两个或两个以上的信号同时输入编码电路,电路只能对其中一个优先级别高的信号进行编码。即允许几个信号同时有效,但电路只对其中优先级别高的信号进行编码,而对其它优先级别低的信号不予理睬。三.优先编码器74LS147编码器功能表I9Y0I8I7I6I5I4I3I2I1Y1Y2Y31111111111111输入(低电平有效)输出(8421反码)001101001111101000111010011111

5、0101011111010111111110110011111110110111111111011108.2译码器译码是编码的反过程,它是将代码的组合译成一个特定的输出信号。一.二进制译码器状态表1.三位二进制译码器(输出高电平有效)输入ABCY0Y1Y2Y3Y4Y5Y6Y70001000000000101000000010001000000110001000010000001000101000001001100000001011100000001输出写出逻辑表达式逻辑图CBA111&&&&&&&&Y0Y1Y2Y3

6、Y4Y5Y6Y701110010000000AABBCC集成译码器P138---140(1)74LS138的管脚说明(输出低电平有效)(2)用74LS138实现逻辑函数P140二.二-十进制显示译码器在数字电路中,常常需要把运算结果用十进制数显示出来,这就要用显示译码器。二十进制代码译码器驱动器显示器gfedcba1.半导体数码管由七段发光二极管构成例:共阴极接法abcdefg01100001101101低电平时发光高电平时发光共阳极接法abcgdef+dgfecbagfedcba共阴极接法abcdefg2.七段译码显示器Q3Q2Q1

7、Q0agfedcb译码器二十进制代码(共阴极)100101111117个4位七段显示译码器状态表gfedcbaQ3Q2Q1Q0abcdefg000011111100000101100001001011011012001111110013010001100114010110110115011010111116011111100007100011111118100111110119输入输出显示数码BS204A0A1A2A374LS247+5V来自计数器七段译码器和数码管的连接图510Ω×7abcdefgRBIBILTA11A22LT3BI

8、4RBI5A36A07GND8911101213141516+UCC74LS247型译码器的外引线排列图abcdefg74LS2478.3加法器实现二进制加法运算的电路进位如:000011+10101010不考虑低位来的

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。