课程设计数字电子闹钟.pdf

课程设计数字电子闹钟.pdf

ID:59053887

大小:882.07 KB

页数:8页

时间:2020-09-14

课程设计数字电子闹钟.pdf_第1页
课程设计数字电子闹钟.pdf_第2页
课程设计数字电子闹钟.pdf_第3页
课程设计数字电子闹钟.pdf_第4页
课程设计数字电子闹钟.pdf_第5页
资源描述:

《课程设计数字电子闹钟.pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯最新资料推荐⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯数字闹钟的设计1⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯最新资料推荐⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯数字闹钟的设计与制作一、设计任务与要求设计并制作一个带有可定时起闹的数字钟1.有“时”、“分”十进制显示,“秒”使用发光二极管闪烁表示2.以24小时为一个计时周期3.走时过程中能按预设的定时时间(精确到小时)启动闹钟,以发光二极管闪烁表示,启闹时间为3s~10s二、实验仪器及主要器件5V电源1台面包板1块74LS1636片74LS005片74LS13

2、82片CD45114片LM5551片74LS1231片LED共阴极显示器4片电阻若干电容3个导线15米三、设计原理方案系统构成1、标准时间源l)标准时间源即秒信号发生器2)可采用LM555构成多谐振荡器,调整电阻可改变频率,使之产生1Hz的脉冲信号(即T=1S)2⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯最新资料推荐⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯LM555管脚排列及电路T=0.7(RA+2RB)CT=1S,C=220uF计算得RA+2RB≈6.5K取RA=1.5K,RB=2.4K2.计时部分:时计数单元一般为24进制计数器,其输出为两位842

3、1BCD码形式;分计数和秒计数单元为60进制计数器,其输出也为8421BCD码。模60计数器采用异步方式3⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯最新资料推荐⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯如秒计数器:分成个位和十位,个位模十,十位模六。个位从0000计数到1001,利用置数端将个位从0000重新开始计数,同时将1001信号作为一个CP脉冲信号传给十位,让十位开始从0000开始计数。以此规律开始计数,直到十位计数到5,个位计数到9时,通过十位的置数端将十位清零,重新开始计数,并将此信号作为一个CP脉冲信号传给分计数器。模24计数器电路模24计

4、数器采用同步方式,使用两片74LS163芯片,cp脉冲均由分计数器提供.第一片制成模10计数器,将1001信号提取出来后给与清零端。第二片芯片制成模为3的计数器,原数据ABCD给予0000信号.将第一片芯片的0011信号与第二片芯片的0010信号提取出来给与第一片芯片的置数端与第二片芯片的清零端,上升沿过来之后,两片芯片同时清零3、定时起闹部分l)正点起闹,不要求分2)使用2片74LS138,分别选出小时的十位和个位3)小时十位为0~2,3-8译码器只使用前2个输入端,小时个位为0~9,3-8译码器只有3个输入端,会丢失几个时间点:8点、9点、18点、1

5、9点。4)还应控制起闹时间的长短,用74LS123构成单稳态触发器4⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯最新资料推荐⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯起闹部分框图控制起闹时间长短:T=0.28RC(1+0.7k/R)采用2片74LS138,将控制十位的3-8译码器的A2端作为控制个位3-8译码器的最高位,这样就可以满足小时个位为0-9。控制十位的3-8译码器的A1,A0一起控制十位从0-2变化。4、完整的闹钟电路图(ewb设计图)5⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯最新资料推荐⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯6⋯⋯⋯⋯⋯⋯

6、⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯最新资料推荐⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯四、电路安装及调试电路安装要求1.布局合理2.导线横平竖直,且不要从集成块上跳线3.导线紧贴面包板,连接可靠4.交叉线尽可能少调试方法:(1)采用逐级调试的方法1.确保秒信号正常2.调试秒计数器3.调试分计数器,可将秒信号作为分计数器的CP脉冲4.调试小时计数器,可将秒信号作为小时计数器的CP脉冲5.调试闹钟电路(2)将秒信号发生电路中的电容换成比较小的电容,这样使得分信号的脉冲周期比较短五、设计和调试过程中出现的问题及解决方法1)将秒信号接入示波器,与标准信号对比,出现

7、误差,但在允许范围之内。2)插上电源后发现秒信号和分信号的信号紊乱,分信号和秒信号同步计数。于是我们对秒的模六十进行单脉冲及示波器的检测,在检查秒信号个位(模十计数器)时发现,14脚信号正确,而13,12,11脚信号紊乱。后进行接线检查,发现有线是虚接,再修改后,13脚信号恢复正常,而12,11脚依旧紊乱。因查不出原因,而后对分信号进行检查。由于分秒计数器所采用的模六十一致,而分信号正常,故排除模六十计数器设计有误。将分信号的器件替换控制秒信号的器件,秒信号依旧有误,故排出器件问题。最后进行检测面包板状况,出现了让人崩溃的状况,面包板上控制秒信号个位的1

8、63芯片2脚所在的一纵列5个孔全部与地相连。我们不得不改变布局,进行避让。修改后

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。