欢迎来到天天文库
浏览记录
ID:57092079
大小:286.50 KB
页数:22页
时间:2020-08-02
《哈工程考研复试复试微机原理试题教学内容.doc》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、哈工程考研复试复试微机原理试题精品文档模拟试卷(一)(说明:题中用到8255、8254控制定时可查阅)一、选择题(15分,每小题1分)下列每小题提供的多个答案中,只有一个正确。请选择正确答案的编号(A、B、C…)填入相应的横线上。1、已知[X]补,求[1/4X]补的方法是。A、[X]补连同符号位求反加1B、[X]补算术右移2位C、[X]补算术左移2位D、[X]补逻辑右移2位2、下列关于微处理器的说法不正确的是。A、程序计数器PC是控制程序有序执行的关键性部件B、堆栈的进出原则是先进后出,而指令队列的进出原则则是先进先出C、输入/输出指令是任何
2、微处理器必有的指令D、CPU由运算器和控制器组成3、80486与80386相比,主要改进之一是。A、新增了保护虚拟地址方式下的一种子方式,即虚拟8086方式B、采用了超标量和超流水线结构C、增加了浮点协处理器部件FPU和片内高速缓存CacheD、采用了RISC技术和乱序执行技术4、80X86CPU用于中断请求输入的引脚信号是。A、INTR和NMIB、INI和NMIC、INTR和INTAD、INTE和IRET5、下列指令执行后,不能使AL和进位CF同时清0的指令是。A、XORAL,ALB、ORAL,00HC、ANDAL,00HD、SUBAL,A
3、L6、下列指令中,含有非法操作数寻址的指令是。A、MOVEAX,10HB、INEAX,DXC、MOV[EBX][EBP],10HD、MOVEBX,OFFSET[EBX][ESI]7、若已知(SP)=2000H,(AX)=0020H,则执行指令PUSHAX后,(SP)和((SS):(SP))的值分别为。A、2002H,00HB、1FFEH,00HC、1FFEH,20HD、2002H,20H8、80486总线采用的是⑴ ,一个最基本的总线周期由 ⑵ 个时钟周期(T状态)组成。(1)A、同步总线协定B、半同步总线协定C、异步总线协定(2)D、2E
4、、3F、49、8255A中工作在方式1输入时,其中断允许控制位INTE的开/关是通过对的按位置位/复位操作完成的。A、PC0B、PC2C、PC4D、PC610、某异步串行发送器,发具有8位数据位的字符,在系统中使用一个奇偶校验位和二个停止位。若每秒发送100个字符,则其波特率为位/秒A、1200B、1100C、1000D、80011、在I/O接口的各类端口中,必须具有三态功能的端口是。A、数据输入缓冲器和状态寄存器B、控制寄存器和状态寄存器C、数据输入缓冲器和控制寄存器D、数据输出缓冲器的控制寄存器收集于网络,如有侵权请联系管理员删除精品文档
5、12、80486采用存储器映象方式编址时,存储单元与I/O端口是通过来区分的。A、不同的地址编码B、不同的读/写控制逻辑C、专用I/O指令13、下列不是保证8259A工作在全嵌套方式下的必要条件是。A、8259A置非自动中断结束方式B、当前服务寄存器ISR已设置C、服务程序中开中断D、中断向量号的高5位14、设有一被测量温度的变化范围为0℃—100℃。要求测量误码差不超过0.1℃,则应选用的A/D转换器的分辩率至少应该为位。A、4B、8C、10D、1215、8259工作在8086/8088模式,则初始化命令字ICW2的功能是设置。A、中断向量
6、地址的高8位B、中断向量地址的高5位C、中断向量的高5位D、中断向量号的高5位二对错判断(15分,每题1分)下列每种说法,有的对,有的错,对的打“√”,错的打“×”1、 控制器的基本功能是根据程序计数器PC控制程序的有序运行和完成各种算术逻辑运算。2、 计算机的字长越长,一个字所能表示的数据精度就越高,在完成同样精度的运算处理时,则处理速度越高。3、 80486工作在实地址方式时,所能寻址的最大地址空间和程序最多能同时访问的逻辑段数与8086相同。4、 字长一定的情况下,原码、反码和补码所能表示的二进制真值范围是相同的。5、 无论写操作还是读
7、操作,其地址信号都要超前于数据信号出现在总线上。6、 在三线菊花链判决中,主控器Ci占用总线的条件之一是必须检测到BGINi由无效变有效的边沿,设置该条件的目的是保证先请求者先服务。7、 串行接口中串行的含义仅指接口与外设之间的数据交换是串行的,而接口与CPU之间的数据交换则是并行的。8、 高AX,BX中各有一带符号数据,执行指令CMPAX,BX后,OF=1,SF=1,则(AX)>(BX)。9、 宏和过程的相同之处是都可用于简化源程序书写、精间目标代码。10、 无论复杂还是简单的程序,都可由顺序、分支和循环三和基本程序
8、结构实现。收集于网络,如有侵权请联系管理员删除精品文档11、 SRAM因读写速度快、接口简单常用作Cache存储器。12、
此文档下载收益归作者所有