欢迎来到天天文库
浏览记录
ID:50306043
大小:1.69 MB
页数:47页
时间:2020-03-07
《Protel DXP 2004应用与实训 教学课件 作者 倪燕 主编六.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、项目六电气规则检查及相关报表知识目标:了解项目的编译和查错方法。理解由原理图生成网络表的方法。技能目标:能编译项目及查看系统信息并改错。掌握原理图生成各种网络表。任务一电气规则检查知识1.电气规则检查(ERC)的设置电气规则检查(ERC:ElectricalRuleCheck)可检查原理图中是否有电气特性不一致的情况。进行电气规则检查,首先要打开项目下的原理图文档。执行“项目管理”→“项目管理选项”命令,弹出“OptionsforPCBProject”(项目选项)对话框,如图6.1所示。图6.1OptionsforPCBProject(项目选项)对话框1.设置ErrorReporting
2、(错误报告)ErrorReporting(错误报告)选项卡用于设置原理图的电气检查规则,包括总线、网络以及文档等规则设置,如图6.1所示。“违规类型描述”和“报告模式”区域分别用来显示违反规则和错误程度。当进行文件的编译时,系统将根据此选项卡中的设置对原理图进行电气法则检测,并将错误信息在“Messages”面板中列出。2.设置ConnectionMatrix(电气连接矩阵)图6.2ConnectionMatrix选项卡ConnectionMatrix(电气连接矩阵)选项卡,如图6.2所示。该矩阵设置作为电气规则检查的执行标准。单击要修改的方块,方块颜色会由绿、黄、橙、红循环变化,表示方
3、块代表的错误类型在不同错误程度间切换。3.Comparator(差别比较器)Comparator(差别比较器)选项卡,如图6.3所示。图6.3Comparator选项卡该选项卡用于在发生了改变时,可以识别或忽略的改变项目。在“模式”中可以通过设置改变的项目是“查找差异”或者“忽略差异”。注意:对话框中默认的规则是最为常用的规则设置,一般情况下不要对其进行修改,以免因为考虑不够全面而造成设计者工作上的不便。知识2.编译项目及查看系统信息执行“项目管理”→“CompileAllProjects”命令可对当前原理图或者整个项目文件进行编译。下面以图6.4所示差动放大电路为例,说明编译项目及查看
4、系统信息的操作步骤。图6.4待编译原理图第1步,打开工程项目PCB-Project1.PrjPCB中的“差放电路.SCHDOC”原理图,如图6.4所示。第2步,执行“项目管理”→“项目管理选项”命令,弹出“OptionsforPCBProject”(项目选项)对话框,在“ErrorReporting”选项卡中把条目“Netswithnodrivingsource”模式改为“无报告”(因为已知该项在本例中没有作用,编译时无需给出报告信息),如图6.5所示。图6.5设置编译参数第3步,执行“项目管理”→“CompilePCBProject”命令,弹出如图6.6所示“Messages”面板,即
5、编译信息报告,也称电气规则检查报告。图6.6编译信息从报告中,可以看到一个“Error”(错误)信息:电路有重复的元件标识符R2,还给出了出错对象的位置信息(400,585)和(375,510)。在错误类型中,Error属于比较严重的错误,应慎重对待。Warning属于不严重的错误,例如某个引脚浮接等。有时Warning并不是实质性错误,有经验的工程师一般对此不是很在意。第4步,根据提示信息,检查原理图6.4,发现图纸右上方两个电阻确实使用了同样的标识符R2,且在图中已用下划线标出。第5步,修正原理图,如图6.7所示。原理图自动检测机制只是按照用户所绘制原理图中的连接进行检测,因此“Me
6、ssages”工作面板中即使无错误信息出现,也不表示该原理图设计肯定正确。用户还需要将网络表内容与所要求的设计反复对照、修改,直至完全正确为止。第6步,再次编译项目,使用命令“System”→“Messages”打开“Messages”面板,其内容为空,证明电路绘制正确。图6.7图6.4的修正结果任务二网络表的生成知识1.网络表网络表是原理图编辑器和PCB板编辑器之间的信息接口。用户通过网络表即可将原理图的所有网络信息导入到PCB文件中,从而可省略对元件PCB封装模型的放置以及网络的建立。同时网络表也是系统检查核对原理图和PCB是否正确的基础。ProtelDXP2004可以生成多种格式的
7、网络表,如图6.8所示图6.8多种格式的网络表用户通常只生成Protel格式的网络表,用于以后的PCB绘制以及自动布局和布线等操作。知识2.单张原理图网络表的生成下面以图6.7所示差放电路为例,介绍生成单张原理图网络表的一般步骤。第1步,打开工程项目PCB-Project1.PrjPCB中的原理图“差放电路.SCHDOC”。第2步,执行“设计”→“文档的网络表”→“Protel”命令,产生网络表文本文件“差放电路.NET”,该网络自
此文档下载收益归作者所有