欢迎来到天天文库
浏览记录
ID:49197429
大小:588.50 KB
页数:18页
时间:2020-03-01
《55 常见错误及其原因分析.doc》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、5.5常见错误及其原因分析初学VHDL,往往会碰到不少问题和错误。例如:综合时出现警告和错误、编译无法通过等问题,使得设计无法实现;或者程序,综合等均通过,但不能得到止确的仿真结果,即所设计的碾件与原意要求不符等等。通过资料的收集和归纳,总结出以下一些注意事项,常见问题及错误,并提出改止方案,以供参考。5.5.1避免语法错误VHDL规定了一些固定的描述格式,用于描述各种不同的功能,在Xilinx或Max+plusII环境下,关键字会以蓝色显示,端口宽度会以紫色显示,以示区别,黑色字则是可山用户自定义的名称、数值等。下面几个简单的例
2、子作说明:1•端口的定义端口的定义为:port(端口名,端口名:端口类型(空格)端口宽度);entitysztopisPort(elk:instd_logic;ring,sz:outstd_logic;--定义多个相同类型的端口,用逗号格开hour:instd_logic_vector(3downto0);一4位数据sec:outstd_logic_vector(6downto0)—7位数据);endsztop;2.信号和变量的定义信号定义:SIGNAL信号名:数据类型;signala:std_logic;signalb:std_
3、logic_vector(2downto0);变最定义:VARIABLE变最名:数据类型;variablec0,cl:integer;variabled:integerrange0to256;variableent:s(d」ogic_vector(3downto0);2.CASE语句casesegiswhenUOOOOH=>q<=H0000001M;when“0001M=>q<=M1001111M;when“1001”二>qv二”0000100M;whenothers=>q<=M1111111M;endcase;初学者要紧记这些语
4、法结构,特别注意标点符号的用法,从而避免编程时可能出现的大量小错误。5.5.2信号与变量信号与变量都可以用于描述器件内部结构,两者的区别如表5.5.1所示。表5.5.1信号与变量的区别信号变量基本用法电路中的信号连线进程屮局部数据存储单元适用范围在整个结构体内的任何地方都能使用只能在所定义的进程屮使用定义位置进程外部进程内部赋值符号<=■—•多次赋值在进程的最后才对信号赋值立即赋值初学编程时经常出现的错误是信号或变量的定义位置混淆,如果在进程外部定义变量,或在进程内部定义信号,综合时就会出现Unexpectedsymbolread
5、的错谋。対信号赋值的符号是*=”,対变量的赋值符号是如例551所示。编程时应止确使用。【例5.5.1]entitymulticlockisPort(clk:instd_logic;ps:outstdjogic);endmulticlock;architectureBehavioralofmulticlockissignalpsO:stdjogic;••定义信号beginprocess(clk)variableelk1integerrange0to32;■■疋义变量beginifclk'eventandclk='l'thenelkI
6、:=clk1+1;一变最赋值ifclkl=!6thenpsOv二T;■■信号赋值elsifclkl=32thenpsO<=,O,;clkl:=O;endif;endif;ps<=psO;endprocess;下面举例说明信号与变量用法的区别:【例5.5.2】entitydffisPort(clk,d:instd_logic;q:outstdjogic);enddff;architectureBehavioralofdffissignala,b:std_logic;beginprocess(clk)beginifelkeventan
7、delk二Tthena<=d;b<=a;q<=b;endif;endprocess;endBehavioral【例5.5.3]entitydff1isPort(clk,d:instd_logic;q:outstd_logic);enddffl;architectureBehavioralofdfflisbeginprocess(clk)variablea,b:stdjogic;beginifclkeventandclk=rthena:=d;b:=a;q<=b;endif;endprocess;endBehavioral例5.5.2
8、中的三个赋值语句是并行执行的,在同一吋刻中,d的值并不能立即传送到q,实际电路中,a的赋值是上一时钟周期的d,b的值是上一时钟周期的a,q的值是上一时钟周期的b,如图551所示的仿真图,q比d延时了两个时钟周期。0DFF.TBW-HDLBenche
此文档下载收益归作者所有