欢迎来到天天文库
浏览记录
ID:46250343
大小:199.77 KB
页数:4页
时间:2019-11-22
《电路设计指导书》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、电路设计指导书一.实验冃的通过设计一个数字频率计和二选一电路來学习用MAX+PLUSII设计逻辑电路的全过程(包括输入方法、编译、生成符号文件、模拟和下载等步骤)了解如何使用PLD器件。二.实验电路数字频率计与二选一电路,电路图如下:三个D触发器构成可自启动的环形计数,Q3Q2Q1的状态转换的有效循环如下:00101111111()10()()01k)Y计数显示自动清0计数以往这样一个电路是用TTL中小规模IC芯片来实现的,盂要进行芯片间的连线,这就有可能引入外部干扰,接触不良等问题,并且连线的准确性也不能确保,一旦出了错又不易更正,还很可能造成元器
2、件的损坏。而川MAX+PLUSII设计电路并将其装入到一块PLD器件屮,就可将外部干扰减到很小,使电路的可靠性得到人人提高,又能通过模拟器对电路进行仿真,还可通过分析器对错误进行分析,从而确保电路的逻辑功能符合要求。把一个电路集成在一片芯片上,这一点也十分符合冃前世界上将产品小型化的趋势。三、实验步骤具体操作步骤:一.用原理图输入法输入所设计的电路:1.指定设计项目名称:在F订e菜单中选择ProjectName项;注意:每一个设计必须有项冃名称,项hl名称须与设计文件的名称相匹配。1.建立新文件,并选择图形编辑器步骤如下:在File菜单中选择New,
3、然后选择GraphicEditorfile®2.在图形编辑器窗口中的空白处,双击鼠标左键,出现符号输入对话框:(SymbolLibraries中的子目录也同时出现)选中要输入的器件。移动符号:用鼠标左键单击所选目标,激活后用鼠标可拖动之;Rotate、Copy>Paste>Cut>Delete器件符号:激活后单击鼠标右键实现。3.制作输入、输出引脚:在空白处双击鼠标左键,出现EnterSymbol对话框,在符号名框中键入input,然后OK。利用Copy和Paste制作其余input引脚。然后用同样的方法再制作output引脚。4.更改输入、输出引脚
4、名称:用鼠标左键激活引脚,再按右键,出现下拉菜单,选中更改名称一栏,然后在引脚名称文字处键入引脚名。5.制作引脚和符号间的连线在两个端口Z间连线方法:将鼠标移到其中一个端口上,这时鼠标指示符口动变为件一肓按住鼠标的左键并将鼠标拖到第二个端口,然示放开左键,则一条连线就画好了。若要删除一条连线,则单击Z成激活状态,然后按Delete键或J键都可以。(注意,不可以通过选中图形编辑窗口左列的画线按钮画引脚连线,因为那样画出的是文本线。6.将画好的电路图存盘备用,file->save所存文件的扩展名为.gdf0二设定将要用到的芯片和对电路进行编译1.设定项目
5、中的当前文件。先打开需要编缉的文件,再顺序点击File—project—SettoCurrentfile即可。2.设定CPLD芯片的型号选择主菜单中的Assign—Device,取消ShowOnlyFastestSpeedGrades的设定,选中将要用到的芯片,例如:选中FLEX10K屮的EPF10K10LC84-4(84个引脚、59个可用I/O脚,工作速度不算快)。3.编辑。依次点击F订e—projet-^Save&Compile后,立即出现编译窗口并自动开始编译。若在编译中发现错误,则需先点击“确定”按钮,再到Messages-Comp订e框中双
6、击错误信息,程序会自动转到文件出错处。改正错误,重新编译。三.逻辑电路的仿真先绘制波形图为仿頁•做准备。1.选择Filo—New,再选择WaveformEditorF订e,从卜拉列表框中选择.scf扩展名。2.选择Node菜单中的EnterNodesFromSNF(模拟器网表文件);再选择List,则在AvailableNodes&Groups対话框中列岀所有可用节点的名称,点击向右箭头=>把要仿真的节点送到SelectedNodes&Groups右窗口。再点击OK。1.设置网格,在Option菜单中选择GridSize,键入10ns或40ns(或默
7、认值为40ns)2.设定输入信号波形。在波形图区域按下左键并拖拉,以选定需要设定信号的范围,再选择左边快捷栏按钮,设定该波形。然后点击File-save保存波形图,该文件的扩展名为。・scf(网表通道文件)3.设置仿真时间,点击FMe-EndTIME.1.在底层图编辑2带中分配与锁定CPLD器件的引脚在主菜单中的Max+PlusIIb,选择FloorplanEditor进入分配管脚界而,再将UnassignedNodes&Pins中的输入和输出端,逐一地用鼠标左键拖拉,并放置在CPLD器件的相应引脚处即可;也可能选择FloorplanEditor后,
8、首先看到的是芯片结构图,此吋只要在芯片结构图范围内双击左键就可切换到分配管脚界面7.选择File>Proje
此文档下载收益归作者所有