数电实验仿真

数电实验仿真

ID:40843802

大小:413.50 KB

页数:14页

时间:2019-08-08

数电实验仿真_第1页
数电实验仿真_第2页
数电实验仿真_第3页
数电实验仿真_第4页
数电实验仿真_第5页
资源描述:

《数电实验仿真》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、实验八计数器及其应用设计仿真报告实现方式:multisim仿真一、用74LS192设计一个具有复位功能的模24加法计数器设计思路:模为24,所以需要两片74192,XFG1是信号发生器,作为输入计数脉冲从U5的UP端输入,ABCD为数据输入端,LOAD为置数端,输入低电平有效,CLR为复位端,输入高电电平有效,QAQBQCQD位数据输出端,输出高电平有效,BO和CO分别为借位端和进位端,输出低电平有效。U4为高位(十位),U5为低位(个位),当U5个位加计数到1001之后产生一个进位信号,向高位U4UP输入一个有效

2、的进位信号,每输入一个有效信号,U4端加计数一次,直到U4输出为0010的同时U5输出为0100,与非门U3A有效输出0,再通过一个由与非门构成的等效非门输出为1,同时给U4和U5的CLR复位端一个有效信号,将U4和U5的ABCD同时复为0000,重复以上步骤,即一个模为24的加计数器。其逻辑图如下图所示:其仿真图如下图所示:二、用74LS192构成一个三进制异步加法计数器状态转换图:设计思路:XFG1是信号发生器,作为输入计数脉冲,XSC1是数字示波器,用来观察QA、QB的波形,ABCD为数据输入端,LOAD为置

3、数端,输入低电平有效,CLR为复位端,输入高电电平有效,QAQBQCQD位数据输出端,输出高电平有效,BO和CO分别为借位端和进位端,输出低电平有效。当输出为0010时,与非门有效输出0,再通过一个由与非门构成的等效非门输出为1,给CLR复位端一个有效信号,将ABCD复为0000,重复以上步骤,即一个三进制异步加计数器。其逻辑图如下图所示:其仿真如下图所示:三、用74LS192设计以4*6计数方式显示的模24计数器设计思路:4*6计数,用两片74LS192来实现,XFG1是信号发生器,作为输入计数脉冲,ABCD为数

4、据输入端,LOAD为置数端,输入低电平有效,CLR为复位端,输入高电电平有效,QAQBQCQD位数据输出端,输出高电平有效,BO和CO分别为借位端和进位端,输出低电平有效。U1为高位,U2为低位,当U2加计数到0100时,U2的QC给的复位端其CLR一个有效的复位信号,将U2的DCBA同时复为0000,同时给U1的UP输入一个有效的计数脉冲,U1加计数一次,重复此过程,直到U1输出0110,U2加计数到0100时,与非门U3A有效输出0,再通过一个有与非门构成的等效非门输出为1,给U1的CLR复位端一个有效信号,将

5、U1的ABCD同时复为0000,同时U2的ABCD也复为0000,重复以上步骤,即一个以4*6计数方式显示的模24计数器。其逻辑图如下图所示:其仿真如下图所示:四、用74LS192设计以3*8计数方式显示的模24计数器设计思路:3*8计数,用两片74LS192来实现,XFG1是信号发生器,作为输入计数脉冲,ABCD为数据输入端,LOAD为置数端,输入低电平有效,CLR为复位端,输入高电电平有效,QAQBQCQD位数据输出端,输出高电平有效,BO和CO分别为借位端和进位端,输出低电平有效。U4为高位,U5为低位,当U

6、5加计数到1000时,U5的QD给其复位端CLR一个有效的复位信号,将U5的DCBA同时复为0000,同时给U4的UP输入一个有效的计数脉冲,U4加计数一次,重复此过程,直到U4输出0010,U5输出为1000时,与非门U3A有效输出0,再通过一个由与非门构成的等效非门输出为1,给U4的CLR复位端一个有效信号,将U4的ABCD同时复为0000,U5的DCBA也同时复为0000,重复以上步骤,即一个以3*8计数方式显示的模24计数器。其逻辑图如下图所示:其仿真如下图所示:五、设计一个利用开关控制的可加可减的计数器(

7、一)利用译码器74138设计设计思路:A作为控制端,当A为1时,U13的数据输入端CBA为001,G2B输入一个方波,其他输入端均为有效输入,当G2B为高电平时,译码器被禁止,输出端Y1端无效输出1,当G2B为低电平时,译码器工作,输出端Y1端有效输出为0,等效于一个计数脉冲输入U3的DOWN端,U3做减计数,为十进制的减计数器。反之,当A为0时,则为十进制的加法计数器。其逻辑图如下图所示:其仿真(加计数)如下图所示:其仿真(减计数)如下图所示:(二)利用两个单刀双掷开关设计的手动可加可减计数器设计思路:U3的脉冲

8、信号输入端UP和DOWN分别接上单刀双掷开关,两个开关的一端都接上信号发生器,另一端接高电平,当UP为1时,DOWN接输入脉冲,为减计数,当DOEN为1时,UP接输入脉冲,为加计数。其逻辑图如下图所示:其仿真(加计数)如下图所示:其仿真(减计数)如下图所示:六、(思考题)用74LS192反馈归零法设计模28计数器设计思路:XFG1是信号发生器,作为输入计数脉

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。