CD4046中文资料

CD4046中文资料

ID:40533210

大小:192.50 KB

页数:3页

时间:2019-08-04

CD4046中文资料_第1页
CD4046中文资料_第2页
CD4046中文资料_第3页
资源描述:

《CD4046中文资料》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、CD4046中文资料锁相环CD4046为数字锁相环(PLL)芯片,内有两个PD、VCO、缓冲放大器、输入信号放大与整形电路、内部稳压器等。它具有电源电压范围宽、功耗低、输入阻抗高等优点,其工作频率达1MHz,内部VCO产生50%占空比的方波,输出电平可与TTL电平或CMOS电平兼容。同时,它还具有相位锁定状态指示功能。信号输入端:允许输入0.1V左右的小信号或方波,经A1放大和整形,提供满足PD要求的方波。PDI由异或门构成,具有三角形鉴相特性。它要求两个输入信号均为50%占空比的方波。当无输入信

2、号时,其输出电压为VDD/2,用以确定VCO的自由振荡频率PDI由异或门构成,具有三角形鉴相特性。它要求两个输入信号均为50%占空比的方波。当无输入信号时,其输出电压为VDD/2,用以确定VCO的自由振荡频率。通常输入信噪比以及固有频差较小时采用PDI,输入信噪比较高或固有频差较大时,采用PDⅡ。R1、R2、C确定VCO频率范围。R1控制最高频率,R2控制最低频率。R2=∞时,最低频率为零。无输入信号时,PDⅡ将VCO调整到最低频率。锁相环CD4046的一个重要功能是:内部压迫、控振荡器的输出信号

3、从第4脚输出后引至第3脚输入,与从第14脚输入的外部基准频率信号和相位的比较。当两者频率相同时同,压控振荡器的频率能自动调整,直到与基准频率相同。CD4046内部结构图

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。