[工学]数字逻辑电路总复习

[工学]数字逻辑电路总复习

ID:39963295

大小:383.00 KB

页数:30页

时间:2019-07-16

[工学]数字逻辑电路总复习_第1页
[工学]数字逻辑电路总复习_第2页
[工学]数字逻辑电路总复习_第3页
[工学]数字逻辑电路总复习_第4页
[工学]数字逻辑电路总复习_第5页
资源描述:

《[工学]数字逻辑电路总复习》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、总复习考试题型填空(共30分,每空1分)考试范围:1-8章例:PLD英文全称为(),汉语全称为()。大题(共70分)考试范围:2、4-8章例:请用卡诺图化简下列逻辑表达式。第1章绪论主要内容:数字信号数制及其转换二-十进制代码算术运算与逻辑运算数字电路第1章绪论课后习题:1-11-21-31-41-6第2章逻辑函数及其简化主要内容:逻辑函数的最小项和最大项标准形式逻辑函数的代数化简法逻辑函数的卡诺图化简法第2章逻辑函数及其简化课后习题:2-12-32-42-72-82-92-10第3章集成逻辑门主要内容:数字集成电路的分类半导体器件的开关特性逻辑门电路第3章集成逻辑门

2、课后习题:3-43-13第4章组合逻辑电路主要内容:组合逻辑电路分析组合逻辑电路设计组合逻辑电路的冒险现象第4章组合逻辑电路习题(第二版题号,区别于第三版题号):4-24-44-54-84-114-124-144-18(第三版17)4-19(第三版18)1位和4位全加器编码器2-4线和3-8线译码器4线-10线译码器4位数值比较器双4选1数据选择器8选1数据选择器第4章例题例4-6用8选1数据选择器实现4变量函数例4-9用译码器实现一组多输出函数用全加器实现8421码到余3码转换电路用全加器实现两个1位8421BCD码十进制加法运算。第5章集成触发器主要内容:基本触发

3、器、钟控触发器、主从触发器、边沿触发器的基本原理和特征R-S触发器、D触发器、J-K触发器、T触发器的组成结构、特征方程、逻辑符号第6章时序逻辑电路主要内容:时序逻辑电路分析时序逻辑电路设计寄存器计数器序列信号发生器第7章半导体存储器主要内容:半导体存储器的分类方法ROM、RAM的电路结构和工作原理第8章可编程逻辑器件主要内容:SPLDCPLDFPGA用可编程逻辑器件实现逻辑功能

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。