欢迎来到天天文库
浏览记录
ID:34013636
大小:2.79 MB
页数:72页
时间:2019-03-03
《(农业电气化与自动化专业论文)用于10位高速adc的采样保持电路的仿真设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、学位论文版权使用授权书fIllrlIrfllIllllfflrllfY1894564江苏大学、中国科学技术信息研究所、国家图书馆、中国学术期刊(光盘版)电子杂志社有权保留本人所交送学位论文的复印件和电子文档,可以采用影印、缩印或其它复制手段保存论文。本人电子文档的内容和纸质论文的内容一致,允许论文被查阅和借阅,同时授权中国科学技术信息研究所将本论文编入《中国学位论文全文数据库》并向社会提供查询,授权中国学术期刊(光盘版)电子杂志社将本论文编入《中国优秀博硕士学位论文全文数据库》并向社会提供查询。论文的公布(包括刊登)授权江苏大学研究生
2、处办理。本学位论文属于不保密。学位敝储躲坎聊躲如f/年厂月,弘日、齿立旦DIJ年6月陴日独创性声明本人郑重声明:所呈交的学位论文,是本人在导师的指导下,独立进行研究工作所取得的成果。除文中已经注明引用的内容以外,本论文不包含任何其他个人或集体已经发表或撰写过的作品成果。对本文的研究做出重要贡献的个人和集体,均已在文中以明确方式标明。本人完全意识到本声明的法律结果由本人承担。学位论文作者签名:易峻日期:矽,/年多月,午日江苏大学硕士学位论文摘要近年来,随着数字通信技术、微机和模数转换技术的研究进展,作为模拟和数字信号的接口电路:模数转换
3、器(ADC)在结构、性能和制造工艺上均有飞速发展,目前正向着低压、低功耗、高速、高精度的方向推进;而作为ADC的重要组成单元一采样/保持(S/H)电路,它是整个信号处理的前置模块,其速度、精度、功耗、线性度和杂散动态范围等直接影响着ADC的系统性能指标。首先,论文在查阅大量文献资料的基础上,对国内外ADC的研究动态、发展趋势和基本理论作出综述;并对ADC的发展、性能指标及几种高速ADC的结构特点和基本原理进行简单概述;同时对ADC中S/H电路基本理论进行分析。其次,对比分析了文献中各种S/H电路设计方法的优缺点,在吸收优良成果的基础上
4、设计了一款基于SMIC1.8VO.25gmBICMOS工艺的10位高速S/H电路,电路设计包括S/H电路的总电路设计和各模块电路设计:运算放大电路、基极偏置电路、双通道共模反馈电路、采样自举开关、非交叠两相时钟电路等。最后,通过PSPICE对设计的各模块电路和S/H总体电路进行了仿真验证。当输入信号频率.,l为0~10MHz的正弦波电压,共模输入电压为1.8V,坼_P=600mV,采样频率A=250MHz,输出端负载电容CL=1.2pF,系统建立精度函5、;同时验证了设计过程中建立S/H数学模型的可行性;对所设计的全差分折叠式运放的仿真结果是:直流增益彳达到9ldB,单位增益带宽.届为1.6GHz,相位裕度∥为73.10,转换速率SR=500V/ps,具有高速特性;将S/H单元电路应用到10位250MI-/z双通道流水线型模数转换器中,当输入频率A=20MHz的满刻度正弦波电压,时钟采样频率.瓜=250MHz时,所设计的S/H电路的无杂散动态范围SFDR约为--77.3dB,信号噪声失真比SNDR约为67.85dB,信噪比SNR约为68.98dB,三次谐波失真THD约为--65.52d6、B,整个电路功耗尸b约为11mW,仿真实验结果说明了所设计的S/H电路完全可以满足10位精度的高速、低功耗、双通道250MHzADC的系统性能要求。关键词:模数转换器;S/H电路;栅压自举采样开关;S/H数学建模;增益增强型折叠运放;共模反馈电路;双极型和互补金属氧化物半导体中图分类号:TN792江苏大学硕士学位论文ABSTRACTWiththeresearchanddevelopmentofdigitalcommunicationtechnology,computerandanalogdigitalconversiontechnol7、ogy,嬲interfacecircuitofanaloganddigitalsignal:ADCisimprovingrapidlyinstructure,performanceandmanufacturingtechniquesandprogressingdirectionoflowvoltagelowpower,hi曲speedhighprecision;AsimportantcompositionunitofADC--sampleandholdcircuits(S/H)alefrontmodulecircuitsofthewh8、olesignalprocessing,ADCsystemperformancesaredirectlyaffectedbytheirspeed,accuracy,powerconsumption,lineality,s
5、;同时验证了设计过程中建立S/H数学模型的可行性;对所设计的全差分折叠式运放的仿真结果是:直流增益彳达到9ldB,单位增益带宽.届为1.6GHz,相位裕度∥为73.10,转换速率SR=500V/ps,具有高速特性;将S/H单元电路应用到10位250MI-/z双通道流水线型模数转换器中,当输入频率A=20MHz的满刻度正弦波电压,时钟采样频率.瓜=250MHz时,所设计的S/H电路的无杂散动态范围SFDR约为--77.3dB,信号噪声失真比SNDR约为67.85dB,信噪比SNR约为68.98dB,三次谐波失真THD约为--65.52d
6、B,整个电路功耗尸b约为11mW,仿真实验结果说明了所设计的S/H电路完全可以满足10位精度的高速、低功耗、双通道250MHzADC的系统性能要求。关键词:模数转换器;S/H电路;栅压自举采样开关;S/H数学建模;增益增强型折叠运放;共模反馈电路;双极型和互补金属氧化物半导体中图分类号:TN792江苏大学硕士学位论文ABSTRACTWiththeresearchanddevelopmentofdigitalcommunicationtechnology,computerandanalogdigitalconversiontechnol
7、ogy,嬲interfacecircuitofanaloganddigitalsignal:ADCisimprovingrapidlyinstructure,performanceandmanufacturingtechniquesandprogressingdirectionoflowvoltagelowpower,hi曲speedhighprecision;AsimportantcompositionunitofADC--sampleandholdcircuits(S/H)alefrontmodulecircuitsofthewh
8、olesignalprocessing,ADCsystemperformancesaredirectlyaffectedbytheirspeed,accuracy,powerconsumption,lineality,s
此文档下载收益归作者所有