基于单片机的多功能频率计cpld实现

基于单片机的多功能频率计cpld实现

ID:3155778

大小:731.50 KB

页数:12页

时间:2017-11-20

基于单片机的多功能频率计cpld实现_第1页
基于单片机的多功能频率计cpld实现_第2页
基于单片机的多功能频率计cpld实现_第3页
基于单片机的多功能频率计cpld实现_第4页
基于单片机的多功能频率计cpld实现_第5页
资源描述:

《基于单片机的多功能频率计cpld实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、基于单片机的多功能频率计CPLD实现第12页,共12页基于单片机的多功能频率计CPLD实现摘要:本设计利用CPLD进行测频计数,单片机实施控制实现频率计的设计。利用等精度的设计方法,克服了基于传统测频原理的频率计测量精度随被测信号频率下降而降低的缺点,利用CPLD来实现频率的测量计数,利用单片机完成整个测量电路的测试控制、数据处理,显示输出部分也由单片机来完成。CPLD芯片逻辑采用VHDL语言设计,给出了系统的功能、结构和设计方法。关键词:CPLD,单片机,等精度,频率计1、引言数字化是电子设计的必由之路。从80年代单片机引入我国,单片

2、机已广泛地应用于电子设计中,使智能化水平在广度和深度上产生了质的飞跃然而,单片机的两大突出缺点:串行工作特点决定了它的低速性和程序跑飞、不可靠复位决定了它的低可靠性。CPLD的出现以其高速、高可靠性、串并行工作方式等突出优点在电子设计中广泛应用,并代表着未来EDA设计的方向。CPLD的设计采用了高级语言(如VHDL语言),进一步打破了软硬件之间的界限,加速了产品的开发过程。然而,单片机与CPLD在电子系统设计中有很强的互补性,单片机能实现灵活的逻辑控制功能,很强的数据处理能力,与CPLD的高速、高可靠性相结合在电子系统设计中将发挥更强的

3、作用。本设计就是利用CPLD进行测频计数,单片机实施控制实现频率计的设计。利用等精度的设计方法,克服了基于传统测频原理的频率计测量精度随被测信号频率下降而降低的缺点。2、工作原理及电路设计2.1、系统工作原理2.1.1、传统测频方案传统频率测量法的基本工作原理见图1。在传统频率测量法中,参考晶振提供了测量的时间基准,分频后通过控制电路去开启与关闭时间闸门。闸门开启时,计数器开始计数,闸门关闭停止计数。若闸门开放时间为T,计数值为N,则被测频率f=N/T。用这种频率测量原理,对于频率较低的被测信号来说,存在着测量实时性和测量精度之间的矛盾

4、,不适用于低频信号的测量。时间闸门计数器显示控制过程分频器(时基)晶体振荡器图1传统频率测量基本工作原理2.1.2、等精度测频工作原理传统的频率计测量精度将随被测信号频率的下降而降低,而等精度频率计在整个频率区域保持恒定测试精度,实现方式可以简化为图2。DQCENCLKCLROUT1CN1CENCLKCLROUT2CN2门控信号标准信号被测信号清零信号基于单片机的多功能频率计CPLD实现第12页,共12页图2测频模块图2中门控信号是宽度为的一个脉冲,CN1和CN2是两个可控计数器,标准频率信号从CN1的时钟输入端CLK输入,被测信号从C

5、N2的时钟输入端CLK输人,设其实际频率为,测量频率为。当门控信号为高电平时,被测信号的上沿通过D触发器的Q端同时启动计数器CNl和CN2,对被测信号和标准频率信号同时计数。当门控信号为低电平时,随后而至的被测信号的上沿将使这两个计数器同时关闭。设在一次门控时间中对被测信号计数值为。对标准频率信号的计数值为,则得设所测频率值为,其真实值为,标准频率为,在一次测量中由于计数的起停时间都是由该信号的上升沿触发的,在时间内的计数无误差;此时内的计数最多相差一个脉冲,即则:由此推得:根据相对误差公式有:可以得:即由此可知:1)相对测量误差与频率

6、无关;2)增大或提高,可以增大,减少测量误差,提高测量精度;3)标准频率误差为,由于晶体的稳定度很高,标准频率误差可以进行校准;4)等精度测频方法测量精度与预置门宽度和标准频率有关,与被测信号的频率无关;在预置门时间和常规测频闸门时间相同而被测信号频率不同的情况下,等精度测量法的测量精度不变,而常规的直接测频法精度随着被测信号频率下降而下降。为了恒定测频精度,可采用高频率稳定度和高精度的恒温可微调的晶体振荡器作标准频率发生器。2.1.3、测频模块功能CPLD中各模块用VHDL语言编写,计数器控制模块control程序见附2,CPLD计数

7、器模块count程序见附3,经Quartus编译,组成顶层原理图,如图3所示。基于单片机的多功能频率计CPLD实现第12页,共12页图3CPLD测评模块被测信号从control的fs端输入,标准频率信号从control的fx端输入,门控信号从control的gate端输入,control端输入的clr信号用于CPLD工作的初始化,在进行频率测量时,步骤如下:1.令clr=1,使得CPLD系统初始化,此时,不会对标准频率和被测频率记数,计数值归零并且记数模块的输出均为0。clr=0时允许记数测频;2.由门控信号将control的gate端

8、置高电平,预置门开始定时,此时由被测信号fx的上升沿打开两个计数器count分别对标准频率和被测频率进行计数,count:inst6和count:inst7均是32位二进制计数器,输出8位数据总线,单片机给

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。