南邮dsp处理器及应用期末复习整理上

南邮dsp处理器及应用期末复习整理上

ID:27670539

大小:180.80 KB

页数:7页

时间:2018-12-05

南邮dsp处理器及应用期末复习整理上_第1页
南邮dsp处理器及应用期末复习整理上_第2页
南邮dsp处理器及应用期末复习整理上_第3页
南邮dsp处理器及应用期末复习整理上_第4页
南邮dsp处理器及应用期末复习整理上_第5页
资源描述:

《南邮dsp处理器及应用期末复习整理上》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、什么是DSP数字信号处理简称DSP是利用计算机或专用处理设备,以数字的形式对信号进行分析、采集、合成、交换、滤波、估算、压缩、识别等加工处理,以便提取有用的信息并进行有效的传输与应用。DSP可以代表数字信号处理技术,也可以代表数字信号处理器2简述数字信号处理与模拟信号处理相比的优越性具有精确、灵活、抗丁•扰能力强、可靠性高、体积小、易人规模集成等优点3什么是哈佛结构,它和传统的冯。诺依曼结构有什么主要区别哈佛结构采用双存储空间,程序存储器和数宁•存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访M,可对程序和数据进行独立传输,使取指令操作、指令

2、执行操作、数裾吞吐并行完成,人人的提高了数裾处理能力和指令的执行速度,非常适合与实时的数字信号处理。哈佛结构比那个冇更快的指令执行速度5比较DSP、CPU、MCUDSP数字信兮处理器CPU中央处理器MCU微控制器。DSP是专川的信息处理器,内部的程序足对不同的机器和环境进行特别优化,所以处理速度足最快。CPU足多功能的处理器,强凋的足多功能适应很多不同的环境和任务,所以兼容性足最東要的,浮点运算能力和整数运算能力同等重要。MCU相当于小型电脑内部集成的CPU、ROM、RAM、I/O总线,所以集成度高是它的特点6DSP芯片在提高芯片运算速度方面采用了哪些措施

3、采用哈佛结构、流水线操作、专用的硬件乘法器、特殊的指令及集成电路的优化设计8衡flDSP芯片运算速度的指标指令周期;执行一条指令所需的时间2MAC时间;完成一次乘法-累加运算所盂要的时间3FFT执行吋间;运行一次?4点1^1程序所需的吋间4肘1?5;每秒执行百万条桁令5MOPS;每秒执行百万次操作6MFLOPS;毎秒执行万次浮点操作7BOPS;每秒执行十亿次操作1C54x内部总线结构及功能一共8组16位总线;1组程序总线PB、3组数裾总线CB、DB(CD和DB总线用来传送从数据存储器读出的数据)EB(EB总线川來传送写入存储器的数据)4组地址总线PAB、C

4、AB、DAB、EAB2TMS320C54x的累加器A和B的区别累加器A的31〜16位能被川作乘法累加单元屮的乘法器输入,而累加器B不能3.TMS320C54xCPU内部MCU单元的结构及功能是把中央处理器、存储器、定时/计数器(Timer/Counter)、各种输入输出接1」等都集成在一块集成电路芯片上的微型计算机。与应用在个人电脑屮的通用型微处理器和比,它更强调自供应(不用外接硬件)和节约成本。它的最大优点是体积小,可放在仪表内部,但存储量小,输入输岀接UI简单,功能较低4.TMS320C54X的寄存器PMST中OVLY位,DROM位的作用OVLY:RA

5、M重复占位标志。用來决定片内双寻址数据RAM是否映射到程序空间。当OVLY=0时,程序存储空间不使用闪部RAM。0000H〜3FFFH全部定义为外部程序存储空问,此时内部RAM只作为数据存储器使用。当OVLY=1时,程序存储空间使用内部RAM。内部RAM同吋被映射到程序存储空间和数据存储空间0000H〜007FH保留,程序无法占用;0080H〜3FFFH定义为內部DARAMDROM:数裾ROM。用來决定片内ROM是否可以映射到数据存储空间,=0时片内ROM不可以不能映射到数据空间,=1片内ROM的一部分可以映射到数据空问3.TMS320C5402能够寻址的

6、程序存储器容量1M4.TMS320C54x的流水线结构1预取指P将PC屮的内容加载PAB.2取指F将读取到的指令字加载PB.3译码D将PB的内容加载IR对IR的内容译码4寻址A。若需要,数据1读地址加载DAB。若需要,数据2读地址加载CAB。修正辅助寄存器和堆栈指针5读数R.数据1加载DB。数据2加载CB。若需要,数据3写地址加载EABo6执行X。执行指令。写数据加载EB5.C54x有多种省电方式,各自的特点C54x有4种省电方成,分别为闲置方式1、在这种方式下,CPU除了时钟外所有的工作都停止。但外设电路可以继续工作,CLKOUT引脚保持有效。闲置方式2

7、、这种方式可以使片内外设和CPU停止工作,系统功耗科明显减少。可用IDLE2指令进入闲置方式2闲置方式3这种方式足一种完全关闭模式,除了具有闲置方式2的功能外,还可以终止锁相环PLL的工作,大幅度地降低系统功耗。可用IDLE3桁令进入闲置方式3,用外部中断来结朿。保持方式。这种方式吋由HOLD信兮初始化,使CPU的地址总线、数据总线和控制总线处于高阻状态,并可以通过设定HM位,來终止CPU运行。6.C54xDSP对外部总线寻址的优先级数据存取的优先级高于程序的读取。7.TMS320C54X内部CPU的组成①40位算术逻辑运算单元ALU;②2个40位的累加器

8、A和B;③支持-16〜31位移位范鬧的桶形移位寄存器;④能完成乘法

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。