欢迎来到天天文库
浏览记录
ID:27651516
大小:313.98 KB
页数:8页
时间:2018-12-03
《eda二十四进制计数器设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、实训报告课程名称:学生姓名:学号:专业班级:為昌大学类训板去学生姓名:学号:专业班级:实训类型:口验证口综合0设计口创新实训日期:实验成绩:一、实训项0名称24进制计数器设计二、实训目的由中规模可预置二进制加法计数器40161和门电路组成二十四进制计数器(8421BCD码)三、实训要求1.熟悉仿真开发软件QuartusII的使用;2.根据功能要求,用原理图或文本输入方式完成设计;3.用QuartusII做波形仿真调试;4.下载至EDA试验仪调试设计。四、实训基本原理(附源程序清单,原理图、RTL图)用两个1S161为主,其中一个为输出结果的低四位,另一个为输出结
2、果的高4位,低四位从0000到1001(即十进制的九)然后置0000并且高四位加1,如此到高四位为0010,第四位为00H,这时计数到23,进位信号输出1,同时8位输出同时置0;原理ImoduleIs161(Q,RCO,D,ET,EP,LOAD,CLR,CLK);output[3:0]Q;outputRCO;input[3:0]D;inputLOAD,ET,EP,CLR,CLK;reg[3:0]Q;wireEN;assignEN=ET&EP;always@(posedgeCLKornegedgeCLR)beginif(!CLR)QM’bOOOO;elseif(!
3、LOAD)Q=D;elseif(EN)beginif(Q=15)Q=0;elseQ=Q+1;endendassignRC0=((Q==4’b川1)&EN)?1:O;endmodulemoduleXS7D(DIN,DOUT);input[3:0]DIN;output[6:0]DOUT;reg[6:0]DOUT;always@(DIN)begincase(DIN)0:DOUT=’b0111111;l:DOUT=’b0000110;2:DOUT=’b1011011;3:DOUT=blOOHll;^DOUT^bllOOllO;5:DOUT=’bll01101;6:DOU
4、T=’blllll01;7:DOUT=’bOOOOHl;8:DOUT=’bl111111;9:DOUT=’bll01111;endcaseendendmodulemoduleqzm(DOUTH,DOUTL,CO,CLK);outputDOUTH,DOUTL,CO;inputCLK;wire[3:OJQH;wire[3:0]QL;wire[3:0]D;wire[6:0]DOUTH;wire[6:01DOUTL;wireCO,LOADL,LOADH,LOADR,ENR;wireVCC,GND;assignD=4’b0000,VCC=l,GND=0;ullsl61(•
5、Q(QL),.RCO(GND),.D(D),.ET(VCC)”EP(VCC),.LOAD(LOADH),.CLR(VCC),.CLK(CLK));lsl61u2(.Q(QH),.RCO(GND),.D(D),.ET(ENR),.EP(ENR)”LOAD(LOADL),.CLR(VCC)”CLK(CLK));nandu3(LOADR,QL[0],QL[3]);nandu4(LOADL,QH[1],QL[1],QL[0]);notu5(ENR,LOADR);notu6(CO,LOADL);andu7(LOADH,LOADR,LOADL);XS7Du8(.DIN(QL
6、),.DOUT(DOUTL));XS7Du9(.DIN(QH),.DOUT(DOUTH));endmoduleRTL五、主要仪器设备、软件及耗材QuartusIIEDA开发板六、调试过程及处理结果波形图;七、思考讨论题或体会或对改进实验的建议
此文档下载收益归作者所有