欢迎来到天天文库
浏览记录
ID:23219563
大小:1.63 MB
页数:51页
时间:2018-11-04
《实验:mp音频录放》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、实验9MP3音频录放一、实验目的:1.利用SDRAM存储mp3格式音频信号;2.掌握Altera公司提供的“AUDIO_IF”ip模块编写技巧;3.熟悉MP3音频录放电路的嵌入式系统设计。二、实验步骤:(一)工程的初建:新建“demo_mp3”工程图9-1鼠标左键双击桌面上的“QuartusII”快捷方式图标,耐心等待片刻,即可启动“QuartusII”设计页面,如图9-1所示。图9-2在“QuartusII”设计页面内,鼠标左键单击File‐>NewProjectWizard,弹出“NewProjectWi
2、zard:introduction”,如图9-2所示。鼠标左键单击“next”按钮跳过此页,进入“NewProjectWizard:Directory,Name,Top-levelentity”页面:“theworkingdirectoryforthisproject”(工程路径)可以任意填写,例如:“E:demodemo_MP3”。“thenameofthisproject”(工程名字)填写为“demo_mp3”。图9-3“thenameofthetop-leveldesignentityforthis
3、project”(工程顶层实体名称)会自动与工程名字相同,也为“demo_mp3”。如图9-3所示,这里需要注意:编写顶层文件时注意这个名字。图9-4鼠标左键单击“next”按钮,会弹出如图9-4所示的问句。图9-5鼠标左键单击“是”按钮,进入“AddFiles[page2of5]”页,如图9-5所示。这里还没有建立任何文档,再加上后面可以添加,故鼠标左键单击“next”按钮。鼠标左键单击“Next”按钮后进入“Family&DeviceSettings[page3of5]”页面。在“Family&Devic
4、eSettings[page3of5]”页面:“Devicefamily”栏里的“family”选择“CycloneII”;“Availabledevices”栏里选择“EP2C70F896C6”器件,其它为缺省设置,如图9-6所示。图9-7图9-6鼠标左键单击“Finish”按钮,完成工程的初建。新建的“QuartusII-E:/demo/demo_MP3/demo_mp3-demo_mp3”工程页面如图9-7所示。在“QuartusII-E:/demo/demo_MP3/demo_mp3-demo_mp3
5、”工程页面,“entity”栏下,可以看到“CycloneII:EP2C70F896C6”和工程名字“demo_mp3”。如果“entity”栏下可以看到的不是“CycloneII:EP2C70F896C6”,比如是“StratixII:AUTO”的话,请用鼠标左键双击“StratixII:AUTO”,或者光标指着“StratixII:AUTO”然后鼠标单击右键,在下拉菜单里点击“settings”,两种方法都能使“Settings-demo_mp3”的设置页弹出,在“Device”中,可以重新设置成如图9-
6、6所示。图9-8初建的“QuartusII-E:/demo/demo_MP3/demo_mp3-demo_mp3”工程页面,会自动保存在路径“E:demodemo_MP3”下。任何时候想要完成工程后续设计,可以再次打开此路径下的工程文件夹“demo_MP3”,如图9-8所示。鼠标左键双击工程文件夹中带有蓝色“Quartus”图标的“demo_mp3”文件,就可以打开“QuartusII-E:/demo/demo_MP3/demo_mp3-demo_mp3”工程页面。(二)拷贝IP到工程文件夹“demo_M
7、P3”里图9-9在“QuartusII-E:/demo/demo_MP3/demo_mp3-demo_mp3”工程页面内,鼠标左键单击“open”按钮弹出“打开”对话框。在“打开”对话框的“查找范围”里,找到路径为“D:/SOPC实验资料/MP3资料”中的ip核文件夹,把此ip核文件夹拷贝到路径“E:demodemo_MP3”下,如图9-9所示,然后关闭“打开”对话框。“SOPCBuilder”工具判断ip核模式正确的话,会自动把此ip核加到共用库中。(三)利用“SOPCBuilder”工具初建硬件系统在
8、“QuartusII-E:/demo/demo_MP3/demo_mp3-demo_mp3”工程页面,鼠标左键单击Tools‐>SOPCBuilder,弹出“CreateNewSystem”对话框。图9-10在“CreateNewSystem”对话框里:“SystemName”项后输入“nios0”;“TargetHDL”项一般选择“Verilog”;如图9-10所示。鼠标左键单击“OK”按钮,完成
此文档下载收益归作者所有