数字逻辑实验三

数字逻辑实验三

ID:22288311

大小:206.26 KB

页数:5页

时间:2018-10-28

数字逻辑实验三_第1页
数字逻辑实验三_第2页
数字逻辑实验三_第3页
数字逻辑实验三_第4页
数字逻辑实验三_第5页
资源描述:

《数字逻辑实验三》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、上海大学计算机学晚_评《数字逻辑实验》报告2分教师张石林时间地点计算机学院人楼704机房机位17组合电路2实验1.实验目的1)学会用maxplus设计8421BCD码到余三码之间的转换。用MAXPLUS设计8421奶到余3矾的转换电路,并下载到FPGA巾测试a)在MAXPLUS中选用基本门电路器件,构成一个8421码到余3码的转换电路逻辑阁。b)使用模拟工具进行模拟验证,并通过验证。c)定义FPGA的IO引脚功能。d)下载设计的电路到FPGA。e)用开关和发光二极管测试FPGA的功能。参考资料《数字逻辑实

2、验指导15》第四章。2)学会用maxplus设计2421码到gray码之间的转换。用MAXPLUS设计2421码到gray码的转换电路,并下载到FPGA屮测试。主要步骤f)在MAXPLUS巾选用基木门电路器件,构成一个2421码到gray姆的转换电路逻辑图。g)使用模拟丁.具进行模拟验证,并通过验证。h)定义FPGA的IO引脚功能。i)下载设计的电路到FPGA。j)用开关和发光二极管测试FPGA的功能。参考资料《数字逻辑实验指导书》第四章。1.原理8421BCD与余三码真值表(左8421码,右余三码)对应

3、十进制数ABCDWXYZ00000001110001010020010010130011011040100011150101100060110100170111101081000101191001110010(无效)1010XXXX11(无效)1011XXXX12(无效)1100XXXX13(无效)1101XXXX14(无效)1110XXXX15(无效)1111XXXX、2421码与gray码真值表(左为2421码,右为2421码对应的gray码)对应十进制数ABCDWXYZ000000000100010

4、0012001000113001100104010001105101111106110010107110110118111010019111110003)全加器1.实验步骤(包括实验逻辑电路图、现象即验证结果)…-84211)实验逻辑电路图1(用基本门电路连接)AAXOr=o从KO?:-D>sqrs>•wearO-o-2)实验逻辑电路图2(用四位全加器连接)2.1半加器逻辑电路阁(补前面实验报告中未用maxplus软件制作的部分)2.2全加器逻辑IL路图(同前:补前面实验报告中未用maxplus软件制作的

5、部分)addSIaddAI[=>-791-OKCl2.3四位令加器逻辑iL路图FULLADDAJFULLADDCMAISIFULLADDCMClAJSI0-1ClFUCL^ODAJo-ia3)验证结果Namel^Di^-Cb^-Bi^-A-o-Value400ns80Ons120Ons1600ns200Ons240Ons280Ons3200ns3600ns4001)实验逻辑电路图-24212)验证结果Name:i^—Di^-Cn^-BA-e^ZX-K^W■Q-Value:80.0120.0ns160.0n

6、s200.0ns240.0ns280.0ns320.0ns360.0ns400.0000011013.体会完成实验需要淮备、细心及耐心

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。