欢迎来到天天文库
浏览记录
ID:20109623
大小:27.50 KB
页数:5页
时间:2018-10-10
《嵌入式系统设计11792new》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、题目:16×16的点阵显示设计指导老师:贺攀峰设计内容与设计要求一.设计内容用一个16×16的点阵使用逐列循环扫描的方式不间断的显示你姓名的全部大写拼音字母。二、设计要求:1、设计思路清晰,给出整体设计框图;2、设计各单元电路,完成其功能仿真和编译并生成低层模块;3、完成顶层设计并编译通过;4、完成设计下载并调试电路;5、写出设计报告;题目:十字路口的交通信号灯的控制电路设计指导老师:贺攀峰设计内容与设计要求一.设计内容1.设计制作一块十字路口的交通信号灯的控制电路的专用芯片。2.A方向和B方向各设置红(R)、黄(Y)、绿(G)三盏灯,三
2、盏灯按合理的顺序亮灭,并能将灯亮的时间以倒计时的方式显示出来。3.两个方向各灯的时间可方便地进行设置和修改。假设A方向为主干道,车流量大,A方向通行时间比B方向长。设A方向每次至少通行t1秒,B方向每次至多通行t2秒,黄灯亮t秒。二、设计要求:1、设计思路清晰,给出整体设计框图;2、设计各单元电路,完成其功能仿真和编译并生成低层模块;3、完成顶层设计并编译通过;4、完成设计下载并调试电路;5、写出设计报告;题目:基于CPLD的简易数字频率计指导老师:陈爱萍一.设计内容数字频率计是一种用数字显示的频率测量仪表,它不仅可以测量正弦信号、方波信
3、号的频率,还可以测量如机械振动次数、物体转动次数、单位时间里经过传送带的产品数量等多种物理量。技术指标:(1)、频率测量范围:1/10——9999Hz。(2)、输入被测信号幅度Vi<100mV。(3)、测量1s和10s时间内的脉冲数。(4)、显示时间分“手动”和“自动”两档。二、设计要求:1、设计思路清晰,给出整体设计框图;2、设计各单元电路,完成其功能仿真和编译并生成低层模块;3、完成顶层设计并编译通过;4、完成设计下载并调试电路;5、写出设计报告。题目:基于CPLD的智力竞赛抢答器指导老师:陈爱萍一.设计内容1.设计一智力竞赛抢答器,
4、可同时供8名选手参加比赛。2.给节目主持人设置一个控制开关,控制系统清零和抢答开始。3.抢答器具有锁存功能和显示功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在LED数码管上显示选手编号,同时扬声器响,禁止其他选手抢答。4.抢答器具有抢答定时功能,时间由主持人确定。5.参赛选手在设定的时间内抢答有效,定时器停止工作。6.如果定时时间到,无人抢答,本次抢答无效,系统报警,并封锁输入电路,禁止超时抢答,定时器显示00。1.为每组设计一个计分电路,0~999分,可加分,也可减分。二、设计要求:1、设计思路清晰,给出整体设计框图;2、设
5、计各单元电路,完成其功能仿真和编译并生成低层模块;3、完成顶层设计并编译通过;4、完成设计下载并调试电路;5、写出设计报告;题目:基于CPLD的数字跑表指导老师:林愿一.设计内容1.设计制作一块体育比赛的数字秒表专用芯片;2.能准确计时并显示;3.开机显示00.00.00;4.用户可随时清零、暂停、计时;5.最大计时59分59.99秒,最小精确到0.01秒;二、设计要求:1、设计思路清晰,给出整体设计框图;2、设计各单元电路,完成其功能仿真和编译并生成低层模块;3、完成顶层设计并编译通过;4、完成设计下载并调试电路;5、写出设计报告;题目
6、:基于CPLD的出租车计费器指导老师:林愿一.设计内容(1)实现计费功能,计费标准为:按行驶里程计费,起步价为7.00元,并在车行3Km后按2.20元/Km计费,当计费器达到或超过20元时,每公里加收50%的车费,车停止不计费。(2)现场模拟功能:能模拟汽车起动、停止、暂停以及加速等状态。(3)按计动态扫描电路,将车费和路程显示出来,各有两位小数。二、设计要求:1、设计思路清晰,给出整体设计框图;2、设计各单元电路,完成其功能仿真和编译并生成低层模块;3、完成顶层设计并编译通过;4、完成设计下载并调试电路;5、写出设计报告;题目:基于CP
7、LD的数字锁指导老师:陈军根一.设计内容设计一个二位十进制数字锁,并验证其操作。具体要求如下:(1)开锁代码为二位十进制数,当输入代码的位数和位值与锁内给定的密码一致,且按规定程序开锁时,方可开锁,并点亮开锁指示灯LT。否则,系统进入“错误”状态,并发出报警信号。(2)开锁程序由设计者确定,并要求锁内给定的密码是可调的,且预置方便,保密性好。(3)并行数字锁的报警方式是点亮指示灯LF,并使喇叭鸣叫来报警,直到按下复位开关,报警才停止。此时,数字锁又自动进入等待下一次开锁的状态。二、设计要求:1、设计思路清晰,给出整体设计框图;2、设计各单
8、元电路,完成其功能仿真和编译并生成低层模块;1、完成顶层设计并编译通过;2、完成设计下载并调试电路;3、写出设计报告;题目:基于CPLD的棋类竞赛计时钟指导老师:陈军根一.设计内容设计并制作一
此文档下载收益归作者所有