欢迎来到天天文库
浏览记录
ID:19251440
大小:488.42 KB
页数:29页
时间:2018-09-30
《三位二进制同步计数器(无效态 )和串行序列发生电路设计(检测序号)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、课程设计任务书目录1数字电子设计部分11.1程序设计的目的与作用11.2课程设计的任务11.3三位同步二进制加法器和串行序列发生电路设计11.3.1三位二进制同步加法器设计电路的理论分析11.3.2串行序列发生电路设计81.4设计总结和体会131.5参考文献132模拟电子设计部分142.1设计课程的目的与作用142.2设计任务、及所用multisim软件环境介绍142.3电路模型的建立142.3.1比例运算电路Multisim仿真142.3.2三运放数据放大器Multisim仿真162.3.3求和电路Multisim仿真162.3.4积分电路Multisim仿真172.4理论分析及计算172
2、.4.1比例运算电路的设计分析172.4.2三运放数据放大器的设计分析192.4.3求和电路的设计分析192.4.4积分电路的设计分析192.5仿真结果分析202.5.1比例运算电路的Multisim结果仿真分析202.5.2、三运放数据放大器的Multisim结果仿真分析212.5.3求和电路的Multisim结果仿真分析232.5.4积分电路的Multisim结果仿真分析232.6设计总结和体会242.7参考文献241数字电子设计部分1.1程序设计的目的与作用1.1.1了解同步计数器和串行序列发生电路设计的原理和逻辑功能。1.1.2掌握同步计数器和串行序列发生电路的分析、设计方法及应用。
3、1.2课程设计的任务1.2.1三位二进制同步计数器1.2.2串行序列发生电路设计1.3三位同步二进制加法器和串行序列发生电路设计1.3.1三位二进制同步加法器设计电路的理论分析(1)因为无效态是000,100画出状态图如下:001010011101110111(2)画时序图如下:CPQ0Q1Q2(2)选择触发器,求时钟方程和状态方程选择触发器由于JK触发器功能齐全、使用灵活,在这里选用3个CP下降沿触发的边沿JK触发器。求时钟方程采用同步方案,故取01数字电子设计部分1.1程序设计的目的与作用1.1.1了解同步计数器和串行序列发生电路设计的原理和逻辑功能。1.1.2掌握同步计数器和串行序列发
4、生电路的分析、设计方法及应用。1.2课程设计的任务1.2.1三位二进制同步计数器1.2.2串行序列发生电路设计1.3三位同步二进制加法器和串行序列发生电路设计1.3.1三位二进制同步加法器设计电路的理论分析(1)因为无效态是000,100画出状态图如下:001010011101110111(2)画时序图如下:CPQ0Q1Q2(2)选择触发器,求时钟方程和状态方程选择触发器由于JK触发器功能齐全、使用灵活,在这里选用3个CP下降沿触发的边沿JK触发器。求时钟方程采用同步方案,故取0CP0=CP1=CP2=CPCP是整个要设计的时序电路的输入时钟脉冲。求状态方程由状态图可直接画出电路Q2n+1Q
5、1n+1Q0n+1的卡诺图。在分解开便可以得到Q2n+1、Q1n+1、Q0n+1的卡诺图如下:Q1nQ0nQ2n00011110×××010101011×××110001111次态Q2n+1Q1n+1Q0n+1的卡诺图Q1nQ0nQ2n00011110×010×101(a)Q2n+1的卡诺图Q1nQ0nQ2n00011110×101×101((b)Q1n+1的卡诺图0Q1nQ0nQ2n00011110×011×011(c)Q0n+1的卡诺图显然由Q2n+1、Q1n+1、Q0n+1的卡诺图便可很容易的得到Q2n+1=++Q1n+1=+Q0n+1=+(3)求驱动方程JK触发器的特性方程为Qn+1
6、=J+变换状态方程,使之与JK触发器的特性方程形式一致Q2n+1=++=+(+)=+Q1n+1=+=+(+)=+Q0n+1=+=+(+)=+比较特征方程求驱动方程因Q2n+1=J2+K2=+故J2=K2=因Q1n+1=J1+K1=+故J1=1K1=0因Q0n+1=J0+K0=+故J0=1K0=(4)检测电路是否能自启动将无效状态000,100代入到Y、Q2n+1、Q1n+1、Q0n+1进行计算,结果所设计的方程能够自启动。(5)在multisim环境下仿真设计电路并分析结果。采用multisim仿真软件建立设计电路模型;1.3.1三位二进制同步计数器(7)对电路进行理论分析、计算在multi
7、sim环境下分析仿真结果。01.3.2输出状态为0011.3.3输出状态为01001.3.4输出状态为0111.3.5输出状态为10101.3.6输出状态为1101.3.7输出状态为11101.3.2串行序列发生电路设计(1)进行逻辑抽象,建立状态图,检测序号为01000/00/0S0(0)0/0S1(01)1/0S2(10)0/0S3(11)1/01/00/1(2)选择触发器,求时钟方程、输出方程和状态方程
此文档下载收益归作者所有