实验七 8位移位寄存器的设计

实验七 8位移位寄存器的设计

ID:1700132

大小:1.22 MB

页数:8页

时间:2017-11-13

实验七 8位移位寄存器的设计_第1页
实验七 8位移位寄存器的设计_第2页
实验七 8位移位寄存器的设计_第3页
实验七 8位移位寄存器的设计_第4页
实验七 8位移位寄存器的设计_第5页
资源描述:

《实验七 8位移位寄存器的设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数字电路与逻辑设计实验报告实验七8位移位寄存器的设计一、实验目的熟悉QuartusⅡ仿真软件的基本操作,并用VHDL语言设计一个8位移位寄存器二、实验内容1.用VHDL语言设计由边沿触发式D触发器构成的8位移位寄存器,并进行仿真与分析;三、实验原理1.(1)8位移位寄存器逻辑电路的原理:可以实现串行输出、并行输入,串行输出的功能。是能暂时存放二进制码的电路,被广泛的应用于各类数字系统和数字计算机中。寄存器的特点是存数方便。abcdefgh为8个并行输入端,qa~qh为并行输出端,srsi为右移串行

2、输入端,slsi为左移串行输入端,s1,s0为模式控制端,clrn为异步清零端,clk为时钟脉冲输入端(2)通过实验实现逻辑的原理:输入信号输出信号clkclrnS1S0slsrabcdefghQ_abcdefgh↑111000000111100001111第8页共8页数字电路与逻辑设计实验报告↑110100000111100011111↑110100001111100111111↑110000011111101111110↑110000111111011111100↑10000111111001

3、1111100↑101011111110011111110↑101011111111011111111↑101001111111101111111↑101000111111100111111↑000000011111100000000四、实验方法与步骤实验方法:采用基于FPGA进行数字逻辑电路设计的方法。采用的软件工具是QuartusII软件仿真平台,采用的硬件平台是AlteraEPF10K20TI144_4的FPGA试验箱。实验步骤:1、编写源代码。打开QuartusⅡ软件平台,点击File中得

4、New建立一个文件。编写的文件名与实体名一致,点击File/Saveas以“.vhd”为扩展名存盘文件。VHDL设计源代码如下:第8页共8页数字电路与逻辑设计实验报告第8页共8页数字电路与逻辑设计实验报告2、按照实验箱上FPGA的芯片名更改编程芯片的设置。操作是点击Assign/Device,选取芯片的类型“Altera的EPF10K20TI144_4”3、编译与调试。确定源代码文件为当前工程文件,点击Complier进行文件编译。编译结果有错误或警告,则将要调试修改直至文件编译成功。4、波形仿真

5、及验证。在编译成功后,点击Waveform开始设计波形。点击“insertthenode”,按照程序所述插入clrn,clk,s0,s1,sl,sr,a,b,c,d,e,f,g,h,qa,qb,qc,qd,qe,qf,qg,qh共22个节点(clrn,clk,s0,s1,sl,sr,a,b,c,d,e,f,g,h为输入节点,qa,qb,qc,qd,qe,qf,qg,qh为输出节点)。设置s0,s1,sl,sr以不同的信号输入,abcdefgh输入初始数据,clk为时钟信号,点击保存按钮保存。然后进

6、行功能仿真,选择菜单Processing->GenerateFunctionalNetlist命令产生功能仿真网表,选择菜单Assignments-->Setting下拉列表中选择Simulatorinput,在右侧的Simulationmode下拉列表中选择Functional,完成设置;选择菜单中的Processing->StartSimulation启动功能仿真,然后查看波形报告中的结果5、时序仿真。首先进行全编译,编译成功后,点击Assignments的settings的simulatio

7、nmode:Timing,仿真成功后即出带延时的波形图。6、FPGA芯片编程及验证。(1)分配管脚:assignment—>Pins在Location中选择合适的输入输出管脚并进行编译。(2)下载验证:Tools->Programmer进入下载窗口Hardware第8页共8页数字电路与逻辑设计实验报告Setup—>ByteBlaster->Start->OK(3)初始化电路,根据设置好的管脚资源擦做实验电路板,完成数据测试。五、实验结果与分析1、编译过程a)编译过程、调试结果b)结果分析及结论:编

8、译无错误,可进行下一步2、功能仿真a)功能仿真过程及仿真结果b)结果分析及结论:最开始是清零;置数:当clrn=1时,S=11,输入01010101,输出01010101;再清零,右移:当S=01时,slsr=01时补1,因此输出10000000;slsr=10时补0,因此输出01000000;左移:当S=10时,slsr=10时补1,输出为10000001;slsr=01补0,输出为00000010;第8页共8页数字电路与逻辑设计实验报告slsr=10时补1,输出为0000010

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。