秒计时器电路设计

秒计时器电路设计

ID:1600264

大小:168.50 KB

页数:11页

时间:2017-11-12

秒计时器电路设计_第1页
秒计时器电路设计_第2页
秒计时器电路设计_第3页
秒计时器电路设计_第4页
秒计时器电路设计_第5页
资源描述:

《秒计时器电路设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数字电路课程设计说明书学院名称:班级名称:学生姓名:学号:题目:指导教师姓名:起止日期:10目录第一部分:正文部分1一、选题背景1二、方案论证12.1功能要求12.2实现方案1三、过程论述13.1倒计时计数器23.2秒脉冲产生电路33.3信号转换器43.4完整电路图5四、结果分析5五、结论7第二部分:图纸部分7一、电路图纸7二、元件清单8第三部分:参考文献8第四部分:指导教师评语9第五部分:成绩评定9第一部分:正文部分一、选题背景随着“秒时代”的到来,人们的生活也更加精准和快捷,对计时准确性和可靠性的要求越来越高。人类

2、社会正处于高度发达的信息化社会,而信息化社会的进步又离不开电子产品的进步与革新。随着工业水平的飞速发展,在很多领域需要集成数以万计的电子器件来控制和操作多种繁琐的操作和功能,从而提高生产的效率,促进经济的发展。计时器在生活中的应用极其广泛,不胜枚举。诸如各项运动赛事的计时,定时警报,交通信号灯,以及各种航空航天、智能家居等多领域的计时功能,它已经渗透到了我们生活的大大小小各个方面,成为科学技术发展不可或缺的重要组成之一。本设计应用基本数字电路知识,用数码管作倒计时显示,最终实现从59s~00s的倒计时功能。二、方案论证

3、2.1功能要求(1)能够实现从59到00的60秒倒计时计数功能,时间间隔为1秒,数码管显示计数值;(2)提供外部操作开关,控制计数器的开始计数功能;(3)计数器递减计时,到00时,发光二极管点亮提示计数结束。2.2实现方案依据功能要求,该秒计数器系统主要应由秒脉冲信号发生器、倒计时计数电路以及信号转换器组成,原理框图如图1所示。秒脉冲信号发生器是该系统中的倒计时计数电路的标准时钟信号源。倒计时计数器输出一组驱动信号T0,然后点亮发光二极管提示计数结束。倒计时计时电路是系统的关键组成部分,由它来控制信号转换器的工作。信号

4、灯转换器倒计时计数器秒脉冲发生器T0图1秒计时器原理框图三、过程论述93.1倒计时计数器该系统核心部分就是倒计时计数器。具体工作方式为:事先置数后,按下开始开关,显示器显示初始值,然后以每秒减1的计数方式工作,直至减到两个数码管显示的值为“00”时,计数器计数工作停止,并向信号转换器提供T0信号,点亮发光二极管,提示计数结束。倒计时显示采用七段数码管作为显示,它由计数器驱动并显示计数器的输出值。计数器选用集成电路74LS192进行设计。74LS192是一种典型的高性能、低功耗CMOS4位同步二进制加计数器,除了具有这个

5、功能外还有并行数据的同步预置功能,时钟脉冲CLK是计数脉冲输入端,也是芯片内4个触发器的公共时钟输入端,CLR为异步清零端,当它为低电平时,无论其输入端为何种状态,都使片内所有触发器状态置0,LOAD为并行置数使能端,当它为低电平时,数据输入端D3~D0的逻辑值置入计数器。B0为借位输出端。CO为进位输出端。其功能表如图2所示:输入输出MR—PLCPUCPDD3D2D1D0Q3Q2Q1Q01×××××××000000××dcbadcba01↑1××××加计数011↑××××减计数表174LS192功能表9要实现60秒的

6、倒计时,需选用两个74LS192芯片级联成一个从99倒计到00的计数器,当清除端CR为高电平“1”时,计数器直接清零;CR置低电平则执行其它功能。当CR为低电平,置数端LD也为低电平时,数据直接从置数端D0、D1、D2、D3置入计数器。当CR为低电平,LD为高电平时,执行计数功能。执行加计数时,减计数端CPD 接高电平,计数脉冲由CPU输入;执行减计数时,加计数端CPU接高电平,计数脉冲由减计数端CPD 输入。因此该电路设计将用到的计数器由两片74LS192 同步十进制可逆计数器构成。利用借位输出端BO 与下一级的CP

7、D 连接, 实现计数器之间的级联。利用预置数LD 端实现异步置数。当RD= 0, 且LD= 0 时,不管CPU 和CPD 时钟输入端的状态如何, 将使计数器的输出等于并行输入数据, 即Q3Q2Q1Q0= D3D2D1D0。例如本设计要求60秒倒计时,故预置数为(01011001)2=(59)10。电路连接如图3所示:图2计时电路3.2秒脉冲产生电路秒脉冲产生电路的功能是产生标准秒脉冲信号,主要由振荡器和分频器组成。本方案采用555定时器与RC组成多谐振荡器。555谐振电路能自发产生一定占空比的脉冲信号,调整其中R1、R

8、2的值,从而得出本实验想要的输入脉冲。9接通VCC后,VCC经R1和R2对C充电。当2号输入的VC上升到2VCC/3时,V0=0,T导通,C通过R2和T放电,VC下降。当VC下降到VCC/3时,V0又由0变为1,T截止,VCC又经R1和R2对C充电。如此重复上述过程,在输出端V0产生了连续的、周期为1秒的矩形脉冲,从而为计时器提供

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。